MCS-51单片机的结构和工作原理.pptVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
 MCS-51单片机的结构和工作原理;复习提问;2.1 单片机内部组成及引脚功能;MCS-51 系列单片机分类;2.1 MCS-51单片机引脚功能及内部组成; HMOS工艺制造的芯片为40个引脚,均采用双列直插式封装(DIP) ;2.1.1 MCS-51的引脚功能;2.1.1 MCS-51的引脚功能;2.1.1 MCS-51的引脚功能;2.1.1 MCS-51的引脚功能;2.1.1 MCS-51的引脚功能;P3.0 RxD 串行数据接受 P3.1 TxD 串行数据发送 P3.2 INT0 外部中断0申请 P3.3 INT1 外部中断1申请 P3.4 T0 定时器/计数器0计数输入 P3.5 T1 定时器/计数器1计数输入 P3.6 WR 外部RAM写选通 P3.7 RD 外部RAM读选通;;2.1.2 单片机的内部结构;2.1.2 单片机的内部结构;2.1.2 单片机的内部结构;2.3 存储器组织;2.3.1、80C51 存储器特点;2.3.1、80C51 存储器特点; 数据存储器的总体结构 数据存储器用来存放运算的中间结果、标志位,及数据的暂存和缓冲等。; ;1、片内RAM(256B);(1)、片内数据RAM区;表2―2 工作寄存器和RAM地址对照表 ;复习提问;;(2)、特殊功能寄存器SFR;(2)、特殊功能寄存器SFR;(1)累加器Acc (Accumulator);返回;(3)、堆栈指针SP(Stack Pointer)地址:81H ;堆栈;④堆栈的作用;(4)程序状态字PSW(Program Status Word) 字节地址:D0H;;;(5)、数据指针DPTR(Data PoinTeR);(6)、程序计数器PC (Program Counter);程序计数器PC工作方式 ;2.3;1、ROM结构: 整个ROM(64KB)可分为片内和片外两部分。CPU访问的是片内还是片外低位存储单元, 由引脚EA接不同电平确定。;2、 ROM中7个特殊存储单元区域;3、 ROM的操作;4、 片内ROM与单片机的型号有关;2.3.4 、片外数据存储器RAM 详见第七章;片外数据存储器RAM; 小结:;复习提问;;表2-4特殊功能寄存器SFR地址表;2.4 并行I/O接口电路结构及应用特征;2.4 并行I/O接口电路结构及应用特征;2.4.1、P0口的结构及应用特征 ;2.4.1、P0口的结构及应用特征 ;2.4.1、P0口的结构及应用特征 ;2.4.1、P0口的结构及应用特征 ;2.4.1、P0口的结构及应用特征 ;2.4.1、P0口的结构及应用特征 ;2.4.1、P0口的结构及应用特征 ;1、 P0用作通用I/O口 ;作输出口时,CPU执行口的输出指令,内部数据总线上的数据在“写锁存器”信号的作用下由D端进入锁存器,经锁存器的反向端送至场效应管T2,再经T2反向,在P0.X引脚出现的数据正好是内部总线的数据。 MOV P0,A MOV P0.1,C ; 执行“读—修改—写”类输入指令时(如:ANL P0,A),内部产生的“读锁存器”操作信号,使锁存器Q端数据进入内部数据总线,在与累加器A进行逻辑运算之后,结果又送回P0的口锁存器并出现在引脚。; 在执行“MOV”类输入指令时(如:MOV A,P0),内部产生的操作信号是“读引脚”。注意,在执行该类输入指令前要先把锁存器写入“1”,使场效应管T2截止,使引脚处于悬浮状态,可以作为高阻抗输入。;2、P0用作地址/数据总线 ;CPU在执行输出指令时,低8位地址信息和数据信息分时地出现在地址/数据总线上。P0.X引脚的状态与地址/数据线的信息相同。;2.4.2、 P1口的结构及应用特征;2.4.2、 P1口的结构及应用特征; P1口由一个输出锁存器、两个三态输入缓冲器和输出驱动电路组成。输出驱动电路与P2口相同,内部设有上拉电阻。;2.4.3、 P2口的应用特征;2.4.3、 P2口的应用特征;1、 P2用作通用I/O口 ; 执行“读—修改—写”类输入指令时内部产生的“读锁存器”操作信号使锁存器Q端数据进入内部数据总线,在与累加器A进行逻辑运算之后,结果又送回P2的口锁存器并出现在引脚。;2、P2用作地址总线 ;2.4.4、 P3口的应用特征;1、P3用作第一功能(通用I/O口) ;2、P3用作第二功能使用 ;2.4.5 并行口 小结:;2.5.1、时钟电路;80C51 时钟系统是一个内含高增益反向放大器时钟振荡器、外接谐振器、可关断控制的时钟系统;2.5.1、时钟电路;2、80C51的外部时钟方式;2.5.2、时序、定时单位;2.5.2、时序、定时单位;返回;2.5.3 典型指令

文档评论(0)

精品文库 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档