基于FPGA的函数波形发生器设计.pdfVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
第2期 于洪辉:基于FPGA的函数波形发生器设计 的 sinrom1024.mif文件,然后将此文件加载到 end FPGA的ROM模块中,即可完成基础的正弦信号 end 发生模块 3【】。通过更改频率控制字,读取存放在 本系统以50MHz外部时钟脉冲为参考时钟, 存储器 内的波形数据,来实现正弦信号的调频; 周期为 20ns。通过计数的方式,进行分频,产生 根据同样的原理,通过更改相位控制字,来实现 所需的时钟脉冲。在这里,每 110个 CLK时钟, 正弦信号相位的改变4【】。由于系统采用Verilog语 clkaddrr翻转一次,clkaddrr翻转 2次为一个 言实现,所以可以实现波形的全数字化实现,在 周期,所以,clkaddrr的周期即为 1102次 理论上可以实现任意频率的正弦波L5J。由图 1可 *20ns=4400ns。可根据不同的需要,通过改变 知,DDS子系统有三个输入,分别是频率字输入 DCLKDIV的值,来改变 clkad(1rr时钟周期, (本系统采用 24位频率字输入)、相位字输入(1O 满足不同的需求 。 位相位字输入)、一个系统频率(50MHz的系统时 下面的程序为频率控制字计数器,在这里, 钟1;一个输 出,即8位的DDS输出,经 TLC7528C 主要为了产生 500hz正弦信号,可 以作为稳定的 高速D/A转换芯片,输出正弦波形。 载波信号,为后续的调制波输出做准备。 调制信号是由一个设定好的正弦模块,发生 counterjishu1( 稳定不变的正弦信号,将此信号作为载波信号, . clk(clkaddr_r), 然后再设计一个正弦模块,发生另一个正弦信号, . freword(19410),

文档评论(0)

yingzhiguo + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

版权声明书
用户编号:5243141323000000

1亿VIP精品文档

相关文档