实验二模数和数模接口芯片应用.PDF

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
实验二模数和数模接口芯片应用

实验二 模数和数模接口芯片应用 一、 实验目的 1. 了解MCS51 系列单片机的中断系统; 2 . 了解数模和模数转换电路的接口方法及相应程序设计方法; 3 . 了解数模和模数转换电路芯片的性能和工作时序; 4 . 掌握用示波器、信号源对单片机系统进行调试的方法。 二、 实验器材 PC机一台,爱迪克(AEDK )单片机在线仿真开发系统一台,MCS-51实验箱、 逻辑电路实验箱各一套,信号源、示波器、万用表各一台。 三、 实验原理 1. MCS-51单片机的中断系统 8031 单片机有 5 个中断源:2 个外部中断源 INT0 和 INT1 ,分别由 P3.2 和 P3.3 引脚 输入;2 个为片内定时器/计数器溢出中断 TF0 和 TF1 ;1 个为片内串行口的收/发中断 RI 。 与中断有关的专用寄存器有中断允许寄存器 IE 、中断优先级控制寄存器 IP、控制寄 存器 TCON 等,它们的定义分别列于表 2.1、2.2 和2.5。 (1)中断允许寄存器IE 表 2.1 中断允许寄存器IE 定义 D7 D6 D5 D4 D3 D2 D1 D0 EA / / ES ET1 EX1 ET0 EX0 串行通信 定时器/计 外部中断 定时器/计 外部中断 总中断 口中断 数器 1 中断 INT1 中断 数器 0 中断 INT0 中断 允许位 允许位 允许位 允许位 允许位 允许位 其中,EA 是总中断允许位。EA=0 时,禁止一切中断;EA=1 时,每个中断源是否被 允许取决于各自允许位设置:置 1,表示允许该中断源中断;置 0,表示屏蔽该中断。复 位后所有中断允许位均为 0 。 (2 )中断优先级寄存器IP 表 2.2 中断优先级寄存器IP 定义 D7 D6 D5 D4 D3 D2 D1 D0 / / / PS PT1 PX1 PT0 PX0 定时器/计 定时器/计 串行口 外部中断 1 外部中断 0 数器 1 数器 0 6 表 2.2 中标出与各中断源对应的优先级控制位,置 1,表示该中断源是高优先级;置 0, 为低优先级。复位后各位均为 0,所有中断的优先级是相同的。 8031 的硬件结构仅支持一级中断嵌套,靠 IP 寄存器可以将中断优先级分为高、低两 级,它们遵从下面两条基本原则: 1.低优先级中断可被高优先级中断所中断,反之不能。 2 .一种中断(不论哪个优先级)一旦得到响应,与它同级的中断不能再中断它。 当同时收到几个同一优先级的中断请求时,哪一个请求得到服务,取决于内部的查询 顺序,相当于在每个优先级内,还存在另一辅助优先级结构。如表 2.3 。 表 2.3 同级优先级查询顺序 中断源 优先级 外部中断 0 高

文档评论(0)

youbika + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档