- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
微机原理与接口技术 第8.3节 DMA系统 DMA System 教学重点 DMA DMA(Direct Memory Access) 是指外部设备不通过CPU而直接与系统内存交换数据的接口技术。(M ---- I/O、M----M) DMA是微型计算机中一种十分重要的工作方式,它主要用于需要大批量、高速度的数据传送系统中。 软硬盘、光盘的存取 高速数据采集系统 图象处理 高速通信系统 DMA传送特点 采用DMA传送方式时,存储器与外设直接传送数据,不需要CPU的干预,由此减少了中间环节。 修改地址指针、控制数据块传送长度等工作均由硬件完成,因此大大提高了传送速度。 在DMA传送方式时,CPU将系统的控制权交给DMA控制器(DMAC),由DMAC负责完成数据传送的全过程。 DMA传送流程 8.3.1 DMA基本原理 DMA传送过程(续1) DMA传送过程(续2) DMAC工作状态(主动态/被动态) DMAC在系统中具有两种工作状态:主动态和被动态,也就是在系统中处于主控器和被控器两种不同地位。 主动态 DMAC控制系统总线(AB、DB、CB)向存储器和外设发送地址信息和读写信息,控制数据传送。 DMA写操作-发出IOR和MEMW信号, 外设→存储器 DMA读操作-发出MEMR和IOW信号, 存储器→外设 被动态 DMAC与系统中其他部件一样,接受CPU的访问和初始化编程。 8.3.2 可编程DMA控制器 8237A 4个独立的通道,可控制4个I/O设备进行DMA传送 每个通道均有64KB寻址与计数能力(即地址线16根,计数器为16位) ; 可以用级联方式扩充更多的通道; 每个通道的DMA请求有不同优先权。优先权可固定也可循环(DMA请求禁止嵌套服务),由编程决定; 每个通道的DMA请求都可分别允许和禁止; 能进行I/O设备与系统存储器以及系统存储器与存储器之间直接传送数据; 数据传送率可达1.6MB/s; 3种传送模式:单字节、块字节和请求 4种传送类型:DMA读;DMA写;存储器传存储器;校验 1. 8237A外部引脚 1. 8237A外部特性 工作在DMA方式时 具有接管和控制微机系统总线的功能,即作主控者(主态)。 在非DMA工作时 与其它器件一样,受CPU的控制,即作受控者(从态) 故其外部引脚设置也具有特色 I/O读写线(IOR*、IOW*)和地址线(A0~A3)是双向的。 设置存储器读写线(MEMR*、MEMW*)和16位地址输出线(DB0~DB7、A0~A7)。 1. 8237A外部引脚说明 DREQ0~DREQ3 外设对4个独立通道0~3的DMA服务请求,由申请DMA传送的设备发出, 输入。 可以是高或低电平有效,由程序设定。 优先级-DREQ0最高,DREQ3最低。 DACK0~DACK3 8237A发给I/O设备的DMA应答信号, 输出。 有效电平可高可低,由编程选定,在PC系列中将DACK编程为低电平有效。用该信号作为某端口的地址线 允许多个DREQ信号同时有效, 但在同一个时间8237A只能有一个回答信号DACK有效。 1. 8237A外部引脚说明(续1) HRQ 总线请求,高电平有效,输出 由8237A向CPU发出的要求接管系统总线的请求 HLDA 总线应答,高电平有效,由CPU发给8237A,输入 有效时表示CPU已让出总线 IOR、IOW:I/O读写信号, 双向 MEMR、MEMW:存储器读写信号,输出 CS:片选线,该脚为低时,允许CPU与DMAC交换信息,在被动态时由地址总线经译码电路产生。 1. 8237A外部引脚说明(续2) A0~A3:4根最低地址线,双向三态 从态时为输入,作为CPU对 8237A进行初始化时,访问芯片内部寄存器与计数器寻址之用。 主态时为输出,作为访问内存地址的最低4位。 A4~A7:4根地址线,输出 当8237A为主态时输出访问内存地址中低8位的高4位地址信息。 DB0~DB7:双向,三态双功能线 从态时为数据线,作为CPU对8237A进行读/写操作的数据输入/输出线。 主态时为地址线,作为访问内存地址的高8位地址线,同时也为数据线传送数据,地址和数据分时复用。 另外,在存储器到存储器传送方式时,DB0~DB7还作为数据的输入输出端。 1. 8237A外部引脚说明(续3) ADSTB:地址选通,输出 16位地址的高8位锁存器的输入选通。 当DB0~DB7作为高8位地址线时,ADSTB是把这8位地址锁存到地址锁存器的输入选通信号。 高电平允许输入,低电平锁存。 AEN:地址允许,输出 高8位地址锁存器输出允许信号。 高电平-允许地址锁存器输出 低电平-禁止输出(来区分I/O操作IOR/IOW/AEN均为ISA总线提供) 还用来在DMA传送时禁止其他系统
文档评论(0)