- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
第3章 存储系统1课件
第3章 存储系统;课程教学要求;3.1 存储器概述 ; 存储器是计算机系统中的记忆设备,用来存放程序和数据。
构成存储器的存储介质,主要采用半导体器件和磁性材料。
存储元:存储一个二进制代码。是存储器中最小的存储单位,一个双稳态半导体电路或一个CMOS晶体管或磁性材料都可以构成一个存储元。
由若干个存储元组成一个存储单元;
由许多存储单元组成一个存储器。 ; 半导体存储器:用半导体器件组成的存储器。
磁表面存储器:用磁性材料做成的存储器。; 只读存储器(ROM):存储的内容是固定不变的,只能读出而不能写入的半导体存储器。
随机读写存储器(RAM):既能读出又能写入的半导体存储器。 ;3.1.2 存储器的分级结构; 存取速度 容量 存储成本
CPU 10ns 512B 1800 (美分/KB)
缓存 20~40ns 128KB 72
主存 60~100ns 512MB 5.6
虚存 10~20ms 60~228GB 0.23
后援 2~20M 512GB~2TB 0.01
若能使CPU大半部分时间访问高速缓存,只在从缓存中读不到时才从主存中去读,当从主存中还读不到时才去成批量读虚存,此时 CPU 转去完成一些其它处理而不是空闲等待,以提高运行效率。; 为了解决对存储器要求容量大,速度快,成本低
三者之间的矛盾,目前通常采用多级存储器体系结构,
即使用高速缓冲存储器、主存储器和外存储器。
(CAI演示)
CPU能直接访问的存储器称为内存储器,它包括
高速缓冲存储器和主存储器。
CPU不能直接访问外存储器,外存储器的信息必
须调入内存储器后才能为CPU进行处理。;表3.1 存储器的用途和特点; 主存储器的性能指标主要是:存储容量、存取时
间、存储周期和存储器带宽。
字存储单元:存放一个机器字的存储单元,相应
的地址称为字地址。
字节存储单元、字节地址。
按字寻址的计算机:计算机可编址的最小单位是字存储单元。
按字节寻址的计算机:
一个机器字可以包含数个字节,一个存储单元也可包含数个能够单独编址的字节地址。;表3.2 主存储器的主要几项技术指标;3.2.1 SRAM存储器
3.2.2 DRAM存储器
3.2.3 主存储器组成实例
3.2.4 高性能的主存储器;1.基本存储元
基本存储元是组成存储器的基础和核心,它用
来存储一位二进制信息0或1。
六管SRAM存储元的电路图及读写操作CAI演示
它是由两个MOS反相器交叉耦合而成的触发器,
一个存储元存储一位二进制代码.这种电路有两个
稳定的状态,并且 A、B两点的电位总是互为相反
的,因此它能表示一位二进制的1和0。 ;SRAM存储器; SRAM存储器的组成框图请看CAI演示。
下面具体介绍SRAM存储器的组成:
存储体:存储单元的集合,通常用X选择线(行线)
和Y选择线(列线)的交叉来选择所需要的单元。
地址译码器:将用二进制代码表示的地址转换成
输出端的高电位,用来驱动相应的读写电路,以便选
择所要访问的存储单元。
地址译码有两种方式:
单译码:一个地址译码器,适用于小容量存储器;
双译码: X向和Y向两个译码器,适用于大容量存储器。;涯技末参径隆假溃怒良芳柿此拿拓牙彝妆矗蹋饥号滴玫形稠蓝以忘乏沏丸第3章 存储系统1课件第3章 存储系统1课件; 一个双译码结构的4096×1的存储单元矩阵,其译码过程:
??????? 已知: 4096=212,? 共需要12位地址线。
??? ⑴ 若采用单译码法产生地址译码,则地址译码器输出为4096根线,用以选择4096个存储单元。
? ⑵ 若采用双地址译码法,将12位地址分为X、Y两组,每组6位。
????????? 即:??? 4096=212=26×26=64×64。
??????利用X译码器输出与Y译码器输出的交叉选择,同样可以确定4096个存储单元。而两个译码器的输出,总共仅有: 64+64=128根线。
(显然大大减少了线数!)(CAI演示);0
0
0
0
0
0;[基本功能单元]:;3.SRAM存储器芯片实例;2114芯片;2114芯片;; CPU对存储器进行读/写操作,首先由地址总
线给出地址信号,然后要对存储器发出读操作或
写操作的控制信号,最后在数据总线上进行信息
您可能关注的文档
最近下载
- 《七律二首 送瘟神》-中职语文高二同步课件精选(高教版2023·职业模块).pptx VIP
- 高考蓝皮书·物理试题分析2025.docx VIP
- 综合实践活动 开学第一课 2024-2025学年综合实践活动开学第一课课件.pptx VIP
- 高标准农田监理大纲方案投标文件(技术方案).doc
- 小儿过敏性休克抢救流程.pptx VIP
- 液压与气压传动技术完整整套教学课件.pdf VIP
- 技术标投标文件监理大纲.doc VIP
- 2025 年成都市三年级数学秋季开学摸底考 - 冲刺卷及答案(北师大版).docx VIP
- 最新2025年《初中初三开学第一课》全文.pptx VIP
- 姓氏的由来演讲课件(张姓).pptx VIP
文档评论(0)