第10章 微机系统硬件技术和发展.pptVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
第10章 微机系统硬件技术和发展

微型计算机原理与应用 第九章 微机系统硬 件技术发展;深入介绍CPU的原理 ;当它收到一个“00000010000001000000000100000110”的指令时,先取出它的前8位操作码,分析得出这是一个减法操作,有3个地址,分别是两个源操作数地址和一个目的地址。于是,CPU就到内存地取出被减数,取出减数,送到ALU中进行减法运算,然后把结果送 2、 指令的分类与寻址方式 (1)算术逻辑运算指令 (2)浮点运算指令 (3)位操作指令 (4)其他指令 对于指令中的地址码,也会有许多不同的寻址(编址)方式,主要有直接寻址,间接寻址,寄存器寻址,基址寻址,变址寻址;3、 CISC与RISC CISC,Complex Instruction Set Computer,复杂指令系统计算机 RISC,Reduced Instruction Set Computer,精简指令系统计算机 (1)CISC的产生、发展和现状 一开始,计算机的指令系统只有很少一些基本指令,而其他的复杂指令全靠软件编译时通过简单指令的组合来实现 为了提高速度,越来越多的复杂指令被加入了指令系统中 问题:一个指令系统的指令数是受指令操作码的位数所限制的,如果操作码为8位,那么指令数最多为256条 操作码扩展:操作码的后面跟的是地址码,而有些指令是用不着地址码或只用少量的地址码的,那么,就可以把操作码扩展到这些位 例: 如果一个指令系统的操作码为2位,那么可以有00、01、10、11四条不同的指令。现在把11作为保留,把操作码扩展到4位,那么就可以有00、01、10、1100、1101、1110、1111七条指令。 ;为了达到操作码扩展的先决条件:减少地址码,设计师们又动足了脑筋,发明了各种各样的寻址方式,如基址寻址、相对寻址等,用以最大限度的压缩地址码长度,为操作码留出空间 就这样,慢慢地,CISC指令系统就形成了,大量的复杂指令、可变的指令长度、多种的寻址方式是CISC的特点,也是CISC的缺点 (2)RISC的产生、发展和现状 1975年,IBM的设计师John Cocke研究了当时的IBM370CISC系统,发现其中占总指令数仅20%的简单指令却在程序调用中占了80%,而占指令数80%的复杂指令却只有20%的机会用到 RISC的最大特点是指令???度固定,指令格式种类少,寻址方式种类少,大多数是简单指令且都能在一个时钟周期内完成 易于设计超标量与流水线,寄存器数量多,大量操作在寄存器之间进行 Intel的Itanium也将最终抛弃x86而转向RISC结构;二、CPU内核结构 1。 运算器 算术逻辑运算单元ALU(Arithmetic and Logic Unit) 浮点运算单元FPU(Floating Point Unit) 通用寄存器组 专用寄存器 2。控制器 指令控制器 时序控制器:时序控制器包括时钟发生器和倍频定义单元,其中时钟发生器由石英晶体振荡器发出非常稳定的脉冲信号,就是CPU的主频;而倍频定义单元则定义了CPU主频是存储器频率(总线频率)的几倍 总线控制器 中断控制器;3。CPU核心的设计--单纯的一个ALU速度在一个CPU中并不起决定性作用 超标量(Superscalar):所谓的超标量CPU,就是只集成了多个ALU、多个FPU、多个译码器和多条流水线的CPU,以并行处理的方式来提高性能,由于拥有两条数据处理流水线,Pentium就是一种典型的超标量架构的处理器。而超标量架构也因此成为第五代处理器的重要特征,一些CPU因为不具备这一架构而被称为伪第五代处理器,如IDT公司的C6。 流水线(Pipeline): 对于一条具体的指令执行过程,通常可以分为五个部分:取指令,指令译码,取操作数,运算(ALU),写结果 按照传统的方式,所有指令顺序执行:很明显,当指令控制器工作是运算器基本上在休息,而当运算器在工作时指令控制器却在休息 解决方法很容易想到,当指令控制器完成了第一条指令的前三步后,直接开始第二条指令的操作,运算单元也是。这样就形成了流水线系统,这是一条2级流水线 流水线系统最大限度地利用了CPU资源,使每个部件在每个时钟周期都工作;如图是80486的流水线结构,可以看出该流水线具有5个工位 (即5级流水线);三、CPU的外核 1、解码器(Decode Unit) 这是x86CPU才有的东西,它的作用是把长度不定的x86指令转换为长度固定的类似于RISC的指令,并交给RISC内核 对于简单的x86指令只要硬件解码即可,速度较快,而遇到复杂的x86指令则需要进行微解码,并把它分成若干条简单指令,速度较慢且很复杂 2、一级缓存和二级缓存(Cache

文档评论(0)

jgx3536 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

版权声明书
用户编号:6111134150000003

1亿VIP精品文档

相关文档