数字电路讲义-第四章w1-2013.ppt

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
数字电路讲义-第四章w1-2013

第七节 组合电路中的竞争冒险 第七节 组合电路中的竞争冒险 第七节 组合电路中的竞争冒险 二、险象的判别: 代数法 卡诺图法 第七节 组合电路中的竞争冒险 三、险象的消除 第七节 组合电路中的竞争冒险 三、险象的消除 第七节 组合电路中的竞争冒险 三、险象的消除 第七节 组合电路中的竞争冒险 三、险象的消除 第四章 总结 重点掌握 1. 组合电路分析和设计 2. 编码器、译码器、数据分配器、数据选择器的原理和应用 3. 用单元单路实现组合逻辑电路 4. 清楚组合电路的竞争与冒险 作业: P159-4.3 4.12-1 4.13 4.22 4.25-1 4.28 4.34 1.BDC/7SEG译码器 灯测试、显示、熄灭、整数前为0、小数后为0的显示控制 2. 二进码—格雷码变换器 2. 二进码—格雷码变换器 2. 二进码—格雷码变换器 2. 二进码—格雷码变换器 G→B的逻辑,B=? 2. 二进码—格雷码变换器 第四节 数据选择器和分配器 一、数据选择器(MUX--Multiplexer) 从多路平行输入数据中选择某一路作为输出信号的电路 函数表达式 一、 数据选择器 一、 数据选择器 一、 数据选择器 8选1 数据选择器 16选1 数据选择器 一、 数据选择器 一、 数据选择器 应用——实现逻辑函数 例4-3 试用MUX实现逻辑函数 F(A,B,C)= AB+BC+ CA=∑m(3,5,6,7) 例4-4 试用一片8选1 MUX实现逻辑函数 F(A,B,C,D)=∑m(0,4,5,6,9,10,14) 方法一:代数法 方法二:降维法 A作为数据位 数据选择器应用实例 应用——多路信号发生器 数据选择器应用实例 应用——序列产生器 数据选择器应用实例 应用——模拟波形发生器(CMOS型多路开关) 第四节 数据选择器和分配器 第四节 数据选择器和分配器 二、数据分配器(DMUX--Demultiplexer) 将单路数据分送到若干路中某一路的电路。 二、数据分配器 二、数据分配器 分配器 选择器 二、数据分配器 第五节 数码的奇偶产生/校验器 第五节 数码的奇偶产生/校验器 校验位 Y 怎样检验奇偶? 数据位 奇偶 控制位 第五节 数码的奇偶产生/校验器 第五节 数码的奇偶产生/校验器 实际应用 P P 发Y、I → P 收I、Y →P 第六节 用功能器件设计组合电路 解:设输入:A、B、C、D为四位裁判的投票结果, 1为赞同,0为反对 输出:F1=成功、F2=重试、F3=失败 1. 真值表 例4-11 某竞赛由四位裁判通过投票决定成功与否,若判成功至少需要三票;若是两票赞成两票反对,则竞赛必须重来;其它情况为失败。 1.根据题意,确定输入变量和输出函数的数目,列真值表 2.化简,求函数表达式 3.画出逻辑图 第六节 用功能器件设计组合电路 输入:1为赞同,0为反对 输出:F1=成功、 F2=重试、 F3=失败 1. 真值表 第六节 用功能器件设计组合电路 1.真值表 2.逻辑函数 3.电路图 第六节 用功能器件设计组合电路 1.真值表 2.逻辑函数 3.电路图 如果用数据选择器? 第七节 组合电路中的竞争冒险 第七节 组合电路中的竞争冒险 一、竞争与冒险 第七节 组合电路中的竞争冒险 看:P114-3.13 作业题 第三节编码器与译码器 二、译码器 译码是编码的逆过程,将输入的每个二进制代码赋予的含义“翻译”过来,给出相应的输出信号。 ● 二进制 2-4线译码器――74LS139 输出 函数 m0 m1 m2 m3 m0 m1 m2 m3 二、译码器 注意:原变量的取处 SA1A0 S A1A0 S A1A0 S A1A0 二、译码器 看:74LS139 二、译码器 3-8线译码器――74LS138 看:74LS138 Y=? 74LS138 的扩展 如何扩展? 74LS138 的扩展 4-16线译码器 74154 74138 应用 例4-2 试用3-8线译码器同时实现下列逻辑函数 F1 (A,B,C)=∑m(1,2,4,7) F2 (A,B,C)=∑m(3,5,6,7) 并画出电路图 BCD码译码器 BCD码译码器 BCD码译码器 BCD码译码器 BCD码译码器 ? BCD码译码器 余3格雷码的形成:看卡诺图 ? 三、其他码变换电路(X/Y) 1.BCD/7SEG

文档评论(0)

dajuhyy + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档