VHDL基于FPGA的电梯控制器设计+Quartus仿真+电路图.docVIP

VHDL基于FPGA的电梯控制器设计+Quartus仿真+电路图.doc

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
VHDL基于FPGA的电梯控制器设计Quartus仿真电路图

VHDL基于FPGA的电梯控制器设计+Quartus仿真+电路图 摘要:本文详细介绍了一种基于FPGA的电梯控制器设计,系统中的各个模块均采用硬件描述语言VHDL进行设计,并运用QuartusⅡ9.0软件进行了各种仿真,最后采用Cyclone III系列的EP3C5E144C8芯片进行了硬件测试。仿真和硬件测试结果表明该设计方法切实可行,功耗低、价格便宜,并且具有很好的在线调试功能和很强的可移植性。 关键词:电梯控制器;VHDL;EP3C5E144C8,4235 The Design of Elevator Controller Based on FPGA Abstract: This article introduces a design of the lift controller which is based on FPGA. The design adapts the hardware description language of VHDL and uses quartusⅡ9.0 software for simulations, finally with using the CycloneIII series chip of the EP3C5E144C8 to complete the hardware design. According to the simulation and debugging, the expected function has completed. The design is feasible, low power consumption, cost-effective and strong portability. Key Words: Elevator controller; VHDL; EP3C5E144C8 目录 摘要1 引言1 1.VHDL和QuartusII简介2 1.1VHDL语言简介2 1.2QuartusII介绍3 2.电梯设计总体方案3 2.1设计要求3 2.2设计的总体框图4 2.3设计流程图5 2.4设计顶层电路图6 3.各个组成模块设计6 3.1系统时钟模块6 3.2按键输入模块7 3.3超声波测楼层模块7 3.4红外传感器模块8 3.5称重传感器模块8 3.6电梯主控模块9 3.7信号存储模块9 3.8故障报警模块10 3.9LED显示模块11 设计一个8层的基于VHDL的电梯控制器主要要求是:(1) 完成电梯的升降; (2) 完成电梯楼层信息的显示;(3) 当电梯发生故障时产生报警信号。 本设计的主要模块组成:(1) 系统时钟模块;(2) 按键输入模块;(3) 超声波测楼层模块;(4) 红外传感器模块;(5) 称重传感器模块;(6) 电梯主控模块;(7) 信号存储模块;(8) 故障报警模块;(9) LED显示模块。 本设计所用的仿真测试软件是QuartusII 9.0仿真软件。QuartusII是Altera公司的综合性FPGA开发软件,支持原理图、VHDL、VerilogHDL以及AHDL(Altera Hardware Description Language)等多种设计输入形式,内嵌自有的综合器以及仿真器,可以完成从设计输入到硬件配置的完整PLD设计流程,使设计流程简化。 1. VHDL和QuartusII简介 1.1 VHDL语言简介 VHDL( Very-High-Speed Integrated Circuit Hardware Description Language)硬件描述语言产生于1982年[4]。直到1987年底,IEEE及美国国防部正式确认VHDL为标准硬件描述语言。大多数EDA公司推出了自己的VHDL设计环境或者自己的工具支持VHDL接口设计,在电子设计领域VHDL得到了广泛的应用。1993年,IEEE发布新版本的VHDL主要在抽象层次及系统描述能力上使VHDL的内容得到扩展。现在,IEEE把VHDL作为的工业行业标准硬件描述语言之一,深受大多EDA公司的支持。事实上,在电子工程行业,VHDL已经被看作通用硬件描述语言。随着时间的推移,VHDL语言终将负担起绝大多数的数字系统设计。 与传统的电子设计技术相比,VHDL设计方法具有以下优点。 (1) 采用自顶向下的设计理念。 (2) 系统方案的可行性在早期的仿真中确定。 (3) 只要有系统的VHDL源程序,就可以完成仿真,使设计更加的容易。 (4) 大量采用ASIC芯片。 1.2 QuartusII介绍 QuartusII自带综合器和仿真器,可以独立的完成从设计输入至硬件配置的PLD设计的完整流程。LPM、MegaFunction等宏功能模块库的支持,使设计更简单

文档评论(0)

ctuorn0371 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档