quartus11中调用modelsim66出仿真波形图.docVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
quartus11中调用modelsim66出仿真波形图

首先是装好自己quartus11和device以及modelsim6.6 编写自己的程序,并且编译通过不报错。 指定ModelSim-Altera 6.5e的安装路径 在菜单栏选择 tools-options; 在选项卡中选中EDA tool options; 在下面的ModelSim-Altera指定安装路径为G:\Quartus_II\modelsim_ase\win32aloem 点击OK ??? ?????? ? ??? 指定Quartus II 11.0仿真软件 在菜单栏中选择Assignments-Settings。 ??? 选中该界面下EDA Tool settings中的Simulation一项; ??? Tool name中选择ModelSim-Altera; ??? Format for output netlist中选择开发语言的类型Verilog HDL ??? 生成仿真测试文件 选择菜单栏下Processing-Start-Start Test Bench Template Writer,提示生成成功。 ??? 配置选择仿真文件 仿真测试文件\simulation\modelsim) 里面有一个.vt后缀的文件??? 在菜单栏中选择Assignments-Settings-EDA Tool settings-Simulation; ??? 选择Compile test bench右边的Test benches; ??? ??然后在出现的界面中选择New,在新出现的界面中Test bench name 输入测试文件名字 Top level module in test bench 栏中 选中Use test bench to perform VHDL timing simulation并在Design instance name in test bench中输入i1; ??? ??然后在Test bench files栏下的file name 选择测试文件(vt文件),然后点击add, OK即可。 ??? ??? ??【注意】Test bench name和Top level module in test bench 以及Design instance name in test bench分别为.vt文件的文件名、vt文件中顶层实体模块名、Verilog或者VHDL文件中的模块的例化名。 6. 仿真文件配置完成后回到Quartus II 11.0 开发界面 ?? 在菜单栏中选择菜单栏Tools中的Run EDA Simulation Tool-EDA RTL Simulation 进行仿真,接下来就可以看到ModelSim-Altera 6.5e的运行界面, 在ModelSim中选Wave项 这是你定义的输入、输出信号,右击有clock选项,能设置脉冲,就知道这么多了。。。。。。

文档评论(0)

xjj2017 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档