max+plusⅱ的元件库.pdfVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
maxplusⅱ的元件库

HDL 综合工具:Synplify 综合工具将 HDL 程序转换为 EDA 工具可以识别的形式,对应 为具体的电路结构形式;在采用 PLD 进行设计时,综合工具 可以将设计映射到具体的 CPLD 或 FPGA 器件上,对应得到与 器件相关的技术实现方式; 不同的综合工具对 HDL 的综合能力不同,对 HDL 标准综合的 程度也不同;采用不同器件时,会得到不同的综合效果; 综合结果可以给出电路实现的具体方式以及电路的时间延迟 信息,是对程序设计的重要评价方式。 Synplify 基本设计流程 打开程序—建立约束—建立文件—运行程序—结果分析 例:全加器的综合(Synplify Pro 7.6) 点击图标、打开程序 建立约束和选项 点击 Impl Option 按钮,打开约束和选项窗口; 器件选择: 选择技术(公司型号)、器件类别、封装形式、速度级别; 对布局选项进行设置(对于不同的技术,选项不同); 为了分析对比的方便,在本课程中固定选用 Altera 的 Flex10k 型号的器件; 约束选择: 在设计开始时,通常采用自动约束方式,以评估设计可 能实现的最快速度,然后再根据电路的具体需求,对约束条 件进行手动调整; 自动约束只能对 Atera 和 Xilinx 的部分器件实行。 要想对 IO 端口进行自动约束,应该在约束选项中,选择 Use clock period for unconstrained IO;否则系统只对触 发器之间的通道进行约束。 建立项目、编辑文件 打开或新建一个项目(Open Project—New Project); 添加文件(Add File); 点击文件名,打开文本窗口,进行文件的输入编辑; 保存编辑完成的文件后,回到项目窗口,运行综合程序(Run); 结果分析(.srr 文件) 记录文件分析(View Log):可以得到器件综合的各种信息, 主要有如下重要信息: 时间特性 (TIMING REPORT): 最长延迟时间/最高频率;各端口的时间信息; 面积特性 (AREA REPORT): 器件使用量(IO 单元、LUT 单元、DSP 块),门输入数量, 节点数量; 结构查看 综合后的电路结构可以通过电路视图分析综合的效果, 电路视图可以给出电路中所有基本器件的种类和数量,也给 出端口和节点的数量;每个器件、端口、节点都给予了相应 的命名;在电路视图中双击任何器件,可以显示程序中与之 相关的语句; RTL 视图 由基本电路单元连接成的电路,与综合器件无关,由于 不同语句不同方法会导致不同的 RTL 电路,因此 RTL 电路可 以用于客观地评价电路的设计效果;由于基本电路单元在 ASIC 设计中得到大量使用,因此 RTL 视图有助于评估该电路 在全定制设计时的情况; 技术视图 与综合器件相关的电路图;点击主窗口的器件选择,可 以选择各类不同的 PLD 器件进行综合;器件选择后,必须重 新单击“Run”进行综合;选择不同的器件可以综合出不同的 技术视图; 技术视图可以分为单元电路图和门级电路图两种; 单元电

文档评论(0)

ailuojue + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档