3-8译码器课程设计报告.docVIP

  1. 1、本文档共10页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
3-8译码器课程设计报告

EDA技术实验报告 —3-8译码器的设计 一.实验目的 通过一个简单的3-8译码器的设计,掌握组合逻辑电路的设计方法。 掌握组合逻辑电路的静态测试方法。 初步了解QUARTUSⅡ软件的基本操作和应用。 初步了解可编程逻辑器件的设计全过程。 实验原理 3-8译码器的三输入,八输出。输入信号N用二进制表示,对应的输出信号N输出高电平时表示有信号产生,而其它则为低电平表示无信号产生。其真值表如下图所示: 输入 输出 A B C D7 D6 D5 D4 D3 D2 D1 D0 0 0 0 0 0 0 0 0 0 0 1 0 0 1 0 0 0 0 0 0 1 0 0 1 0 0 0 0 0 0 1 0 0 0 1 1 0 0 0 0 1 0 0 0 1 0 0 0 0 0 1 0 0 0 0 1 0 1 0 0 1 0 0 0 0 0 1 1 0 0 1 0 0 0 0 0 0 1 1 1 1 0 0 0 0 0 0 0 当使能端指示输入信号无效或不用对当前的信号进行译码时,输出端全为高电平,表示任何信号无效。 实验内容 用三个拨动开关来表示三八译码器的三个输入(A,B,C),用八个LED来表示三八译码器的八个输出(D0-D7) 信号名称 对应FPGA管脚名 信号说明 K1 H8 从K1输出到FPGA的H8 K2 J8 从K2输出到FPGA的J8 K3 J9 从K3输出到FPGA的J9 表1-3LED 灯与FPGA管脚连接表 (当FPGA与其对应的接口为高电平时,LED会发亮) 信号名称 对应FPGA管脚名 信号说明 LED1 G13 从FPGA的G13至LED1 LED2 G15 从FPGA的G15至LED1 LED3 G14 从FPGA的G14至LED1 LED4 H12 从FPGA的H12至LED1 LED5 H11 从FPGA的H11至LED1 LED6 J10 从FPGA的J10至LED1 LED7 L9 从FPGA的L9至LED1 LED8 H1O 从FPGA的H10至LED1 实验歩骤 建立工程文件 2.建立图形设计软件 将要选择的器件符号放置在图形编辑器的工作区域,用正交节点工具将原件安装起来,然后定义端口的名称。结果如下图: 3.编译前设置 选择目标芯片 选择目标芯片的引脚状态 4.对设计文件进行编译 管脚的分配 根据表1-2和1-3的数据进行管脚的设置 1 对文件进行仿真 按下Report按钮观察仿真结果,如下: 6.从设计文件到目标器件的加载 实验现象以及结果 文件加载到目标器件后,拨动拨动开关,LED灯会按照真值表对应的灯点亮。 实验心得 通过本次实验,加深了自己对EDA技术的理解并提高了操作能力。但是,在实验中仍然遇到了很多困难,还需提高。

文档评论(0)

shenlan118 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档