网站大量收购独家精品文档,联系QQ:2885784924

基于单片机AT89S51控制的数字时钟课程方案设计书报告.doc

基于单片机AT89S51控制的数字时钟课程方案设计书报告.doc

  1. 1、本文档共25页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
宁波技师学院 课 程 设 计 报 告 论文题目 基于AT89S51控制的数字时钟 专业班级 学生姓名 ___ 学 号 ___ 指导教师 _____________ _ 宁波技师学院电气技术系 二零一三 年 九 月 摘 要 本系统采用MSC-51系列单片机以AT89S51为中心器件来设计多功能数字时钟。文中详细介绍了51单片机应用中的数据转换显示,数码管显示原理,动态扫描显示原理,单片机的定时中断原理。该时钟系统能实现时钟日历的功能:能进行时、分、秒的显示;也具有日历计算、显示和时钟,日历的校准、定时时间的设定,实现秒表,整点报时等功能 关键词:AT89S51;74LS245 ;原理;时钟 ;单片机 目录 1 引言 4 2 总体设计方案 5 2.1 系统总体结构框图 5 3 硬件设计 6 3.1 复位电路 6 3.2 晶振电路 6 3.3 数码管原理图 7 3.3.1 AT89S51的管脚说明 8 4 软件设计 9 4.1 主程序流程图 9 5 制作和调试中遇到的问题和解决方法 9 6 结论 10 7 致谢 10 8 参考文献 10 附录1 C语言程序 11 附录2 硬件接线图 24 附录3 系统仿真图 25 引言 近年来随着科技的飞速发展,单片机的应用正在不断地走向深入,同时带动传统控制检测日新月异更新.在实时检测和自动控制的单片机应用系统中,单片机往往是作为一个核心部件来使用,仅单片机方面知识是不够的,还应根据具体硬件结构,以及针对具体应用对象特点的软件结合,加以完善. 本文通过用对一个能实现定时,日历显示功能的时间系统的设计学习,详细介绍了51单片机应用中的数据转换显示,数码管显示原理,动态扫描显示原理,单片机的定时中断原理、从而达到学习,了解单片机相关指令在各方面的应用。 总体设计方案 系统AT8951、LED数码管、按键、等部分构成,能实现 系统总体结构框图 针对于设计思想,做系统的结构框图如下图2-1所示: 图2-1总体方案方框图 硬件设计 本数字时钟系统的硬件电路主要包括晶振电路、数码显示电路及其它外围电路等。 3.1复位电路【2】[9] 复位电路的基本功能是:系统上电时提供复位信号,直至系统电源稳定后,撤销复位信号。为可靠起见,电源稳定后还要经一定的延时才撤销复位信号,以防电源开关或电源插头分-合过程中引起的抖动而影响复位。图所示的RC复位电路可以实现上述基本功能Sm为手动复位开关 AT89S51中有一个构成内部震荡器的高增益反向放大器,引脚XTAL1和XTAL2分别是放大器的输入端和输出端,这个放大器与作为反馈元件的石英晶体构成自激震荡电路。外接石英晶体及电容C1,C2接在放大器的反馈回路中构成并联震荡电路。 图3-1晶体震荡电路 3.3数码管原理图[4][8][10] 。 图3-2 数码管管脚图 AT89S51的管脚说明[2] 图3-3 AT89S51管脚图 VCC 电源电压. GND 接地. RST 复位输入.当RST变为高电平并保持2个机器周期时,将使单片机复位.WDT溢出将使该引脚输出高电平,设置SFR AUXR的DISRTO位(地址8EH)可打开或关闭该功能.DISKRTO位缺省为RESET输出高电平打开状态.XTAL1 反向振荡放大器的输入及内部时钟工作电路的输入. XTAL2 来自反向振荡放大器的输出. P0口 一组8位漏极开路型双向I/O口.也即地址/数据总线复用口.作为输出口用时,每位能驱动8个TTL逻辑门电路,对端口写1可作为高阻抗输入端用.在访问外部数据存储器或程序存储器时,这组口线分时转换地址(低8位)和数据总线复用,在访问期间激活内部上拉电阻.在Flash编程时,P0口接收指令字节,而在程序校验时,输出指令字节,校验时,要求外接上拉电阻. P1口 一个带内部上拉电阻的8位双向I/O口,P1的输出缓冲级可驱动(吸收或输出电流)4个TTL逻辑门电路.对端口写1,通过内部的上拉电阻把端口拉到高电平,此时可作输入口.作输入口使用时,因为内部存在上拉电阻,某个引脚被外部信号拉低时会输出一个电流(IIL).Flash编程和程序校验期间,P1接收低8位地址. P2口 一个带内部上拉电阻的8位双向I/O口.P1的输出缓冲级可驱动(吸收或输出电流)4个TTL逻辑门电路.对端口写1,通过内部的上拉电阻把端口拉到高电平,此时可作输入口.作输入口使用时,因为内部存在上拉电阻,某个引脚被外部信号拉低时会输出一个电流(IIL).在访问外部程序存储器或16位地址的外部数据存储器时,P2口送出高8位地址数据.在访问8位地址的外部数据存储器时,P2口线上的内容在整个访问期间不改变.Flash编程和程序校验期间,

您可能关注的文档

文档评论(0)

ipad0b + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档