数字电子技术FPGA实验.pdfVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
数字电子技术FPGA实验.pdf

内蒙古科技大学信息工程学院 电子设计 自动化 电子设计自动化(EDA)实训报告 (电子技术基础_数字 ) 班 级: 2014 级通信一班 学 号: 1467119117 姓 名: 刘泽河 指导教师: 洪燕 成 绩: 通信与电子信息系 1| 内蒙古科技大学信息工程学院 电子设计 自动化 一、 实训目的 1、熟练应用QuartusII及EDA 试验箱实现简单的数字系统设计。 2、巩固数字电子技术知识体系,提高对数字电子技术的认识。 二、 实验原理 计数是一种最简单基本的运算,计数器就是实现这种运算的逻辑电路,计数器在数字 系统中主要是对脉冲的个数进行计数,以实现测量、计数和控制的功能,同时兼有分 频功能,计数器是由基本的计数单元和一些控制门所组成,计数单元则由一系列具有 存储信息功能的各类触发器构成,这些触发器有RS触发器、T触发器、D触发器及JK 触发器等。计数器在数字系统中应用广泛,如在电子计算机的控制器中对指令地址进 行计数,以便顺序取出下一条指令,在运算器中作乘法、除法运算时记下加法、减法 次数,又如在数字仪器中对脉冲的计数等等。 数码管驱动器 的输入端是四位二进制信号(8421BCD码),a、b、c、d、e、f、g是七 段译码器的输出驱动信号,高电平有效。可直接驱动共阴极七段数码管,使能端,起 辅助控制作用。 74LS161是常用的四位二进制可预置的同步加法计数器,它可以灵活的运用在各种数 字电路,以及单片机系统中实现分频器等很多重要的功能。 在试验中,时钟信号选取1KHz作为数码管的扫描频率,经过分频之后得到1s的 频率 作为加法计数器的时钟频率,得到值传递给数码管驱动器, 驱动数码管显示 (0—f)则完成。 通信与电子信息系 2 | 内蒙古科技大学信息工程学院 电子设计 自动化 三、 实验设备与器件 EDA 实验箱,计算机。 四、 实验内容 实验的具体实施 : 开机,打开Quartus II 9.1 (64-Bit),敲代码,画电路图,任务完成,关机。 底层文件 : LIBRARY IEEE; USE IEEE.STD_LOGIC_1164.ALL; USE IEEE.STD_LOGIC_UNSIGNED.ALL; ENTITY jishuqi IS PORT(clk,clr:IN STD_LOGIC; oc:OUT STD_LOGIC); ENDjishuqi; ARCHITECTURE a OFjishuqi IS SIGNAL q,k,e:STD_LOGIC_VECTOR(3 DOWNTO 0); SIGNALj1000:STD_LOGIC; BEGIN p1:PROCESS(clk) BEGIN IF(clkEVENT AND clk=1) THEN IF(clr=0) THEN q=0000; ELSIF q=1001 THEN q

文档评论(0)

zhoubingchina + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档