- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
浅谈LED驱动电路
浅谈LED驱动电路
1、相关定义
1.1、功率因数的定义
线性电路的功率因数习惯用COS?)表示,(P为正弦电压与正弦电流间的相位差。但是 由于整流电路中二极管的非线性,尽管输入电压为正弦,电流却严重非正弦,因此线性 电路中功率因数的定义不再适用于AC/DC电路。这里定义功率因数(Power Factor,PF) 为电路的有功功率与视在功率的比值,如式2.1所示: = (2.1) S UrIR 式中: P为输入有功功率、S为视在功率、仏为电网输入电压有效值、为输入电流有效 值、C//为输入电压基因数,标志着电流波形偏离正弦波的程度;COS(Pi称为位移因数, 标志着电流基波与电压间的相位差。因而功率因数也可以看作是畸变因数与位移因数的 乘积。 可以发现,当电流不含谐波分量时,功率因数PF = cos
1.2、管脚定义
XP002 芯片的 QFP-52 管脚排列如图 2.2 所示。在不封装标记为红色的管脚情 况下,可以封装成 QFP-44 的形式。 图 2.2 芯片封装脚位 表 2.1 XP002 管脚定义说明 管脚名称 I/O 说明 管脚号 OSC1 I 455K 陶振的输入脚位 1 OSC2 O 455K 陶振的输出脚位 52 RESETI I 低电平复位的输入脚位 2 RESETO O 低电平复位的输出脚位 3 REMOTE I 遥控信号的接收脚位 4 Din/out I/O 串行数据输入/输出脚位 5 GPIO5 I/O 组成 6 位多用途的输入/输出复用脚位 最小输出电流 20mA 6 GPIO6 I/O 组成 6 位多用途的输入/输出复用脚位 最小输出电流 20mA 7 CLK I 时钟信号,在上升沿读入数据 在下降沿输出数据 8 STB I 在上升沿或下降沿时初始化串行接口 使芯片等待接收命令. 9 10VFD 驱动控制专用电路设计研究 K1~K4 I 键数据输入脚位(内置 40K? 电阻) 10~13 Seg1/KS1~ Seg12/KS12 O 区段输出信号与键位扫 描信号复合输出脚 15~26 Seg13/Grid16~ Seg18/Grid11 O 段/格驱动输出脚位 这些脚位用来选择驱动输出段或驱动输 出格 27~32 Seg19/Grid10~ Seg20/Grid9 O 段/格驱动输出脚位 这些脚位用来选择驱动输出段或驱动输 出格 35~36 Grid8~Grid1 O 段驱动输出脚位 37~44 PSW O 外部设备电源控制脚位 46 GPIO4~GPIO1 I/O 组成 6 位多用途的输入/输出复用脚位 最小输出电流 20mA 47~50 VDD - 逻辑正电源(5V±10%) 14,33,45 VEE - VFD 电源输入端(VDD-35V(max)) 34 VSS - 逻辑地 51
1.3、C8051F310 引脚和封装定义
C8051F310 的引脚定义如表 4-1。 表 4-1 C8051F310 的引脚定义 Table.4-1 The definition of C8051F310 pin 引脚名称 引脚号 引脚类型 说 明 VDD 4 电源 GND 3 地。 /RST 5 数字I/O 器件复位。内部上电复位或VDD监视器的 漏极开路输出。一个外部源可以通过将该 引脚驱动为低电平(至少10μs)来启动一 次系统复位。 P3.0 6 数字 I/O 端口3.0 P0.0 VREF 2 数字I/O 模拟输入 端口0.0 外部VREF输入 P0.1 1 数字I/O 端口0.1 P0.2 32 数字I/O 端口0.2 P0.3 31 数字I/O 端口0.3 P0.4 30 数字I/O 端口0.4 P0.5 29 数字I/O 端口0.5 P0.6 CNVSTR 28 数字I/O 数字I/O 端口0.6 ADC0外部转换启动输入。 P0.7 27 数字I/O 端口0.7 P1.0 26 数字I/O或模 拟输入 端口1.0 P1.1 25 数字I/O或模 拟输入 端口1.1 P1.2 24 数字I/O或模 拟输入 端口1.2 P1.3 23 数字I/O或模 拟输入 端口1.3 P1.4 22 数字I/O或模 拟输入 端口1.4 P1.5 21 数字I/O或 模拟输入 端口1.5 P1.6 20 数字I/O或 模拟输入 端口1.6 P1.7 19 数字I/O或 模拟输入 端口1.7 - 23 - C8051F310的LQFP-32引脚图如图4-2所示。 图4-2 LQFP-32引脚图 Fig.4-2 LQFP-32 pin C8051F310的等效电路图如图4-3所示。 图4-3 C8051F310的等效电路图 Fig.4-3 Equivalent circuit of C8051F310
文档评论(0)