用CMOS传输门和CMOS非门设计边沿D触发器-北京交通大学.docxVIP

  • 101
  • 0
  • 约1.21万字
  • 约 24页
  • 2017-10-12 发布于湖北
  • 举报

用CMOS传输门和CMOS非门设计边沿D触发器-北京交通大学.docx

用CMOS传输门和CMOS非门设计边沿D触发器-北京交通大学

用CMOS传输门和CMOS非门设计边沿D触发器  PAGE \* MERGEFORMAT - 23 - 北京交通大学--数字电子技术研究性课题 数字电子技术研究性课题 北京交通大学 数字电子技术研究性课题 用CMOS传输门和CMOS非门设计边沿D触发器 姓 名: 学 号: 学 院:电子信息工程学院 班 级: 指 导 教 师:侯 建 军 日 期:2013/11/25 摘要 本文用CMOS传输门和非门设计边沿D触发器。首先说明了电路原理,阐明电路的组成结构。写出特征方程,画出特征表,激励表与状态图。计算出激励信号D的保持时间和时钟CP的最大频率。并将设计的D触发器转换成JK触发器和T触发器。还研究了CMOS触发器在时钟边沿的工作特性及总结,分析了CMOS触发器的功耗情况,阐述了双边沿触发器的工作原理,最后阐述了自己的感想。 关键???:D触发器 边沿触发 CMOS传输门 CMOS非门 Abstract This paper mainly discusses the edge D flip-flop using CMOS transmission gate and gate design. The edge D trigger in teaching material is maintaining block edge D flip-flop, use TTL controls into, and this practice is used in innovative ways: with the use of CMOS transmission gate and the gate to the edge D flip-flop. At the same time also analyzed the setup time, hold time, and delay time, the highest frequency analysis method. Also focused on CMOS trigger clock edge characteristics. And has carried on the summary. As well as the contrast between the chip, in practical application are presented. Suggestions. Keywords: D trigger; trigger edge; CMOS transmission gate; CMOS gate 目录  TOC \o 1-3 \h \z \u  HYPERLINK \l _Toc374165244 摘要  PAGEREF _Toc374165244 \h - 1 -  HYPERLINK \l _Toc374165245 Abstract  PAGEREF _Toc374165245 \h - 1 -  HYPERLINK \l _Toc374165246 绪论  PAGEREF _Toc374165246 \h - 3 -  HYPERLINK \l _Toc374165247 第1章 电路组成结构及其原理  PAGEREF _Toc374165247 \h - 4 -  HYPERLINK \l _Toc374165248 1.1 边沿D触发器  PAGEREF _Toc374165248 \h - 4 -  HYPERLINK \l _Toc374165249 1.2 CMOS门电路  PAGEREF _Toc374165249 \h - 4 -  HYPERLINK \l _Toc374165250 1.3 电路组成结构图  PAGEREF _Toc374165250 \h - 5 -  HYPERLINK \l _Toc374165251 1.4 电路工作原理  PAGEREF _Toc374165251 \h - 6 -  HYPERLINK \l _Toc374165252 第2章 特征方程、特征表、激励表及状态图  PAGEREF _Toc374165252 \h - 7 -  HYPERLINK \l _Toc374165253 第3章 激励信号D的保持时间和时钟CP的最大频率

文档评论(0)

1亿VIP精品文档

相关文档