模拟带FlexIO模块的I2S总线主机.PDF

  1. 1、本文档共6页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
模拟带FlexIO模块的I2S总线主机

Freescale Semiconductor Document Number: AN4955 应用笔记 Rev 1, 04/2015 使用FlexIO 模块模拟I2S 总线主机 作者: Michael Galda 内容 1 概述 1 概述 1 2 所需硬件 2 本应用笔记介绍了FlexIO 外设模块的一种典型用例,该模 块最初是在Freescale Kinetis KL43 MCU 系列(ARM® 3 I2S 总线理论 2 2 CM0+ MCU )中作为I S 音频总线主机推出的。 4 使用FlexIO 模拟I2S 主机 3 FlexIO 是一个高度可配置的模块,能够模拟多种串行/并行 5 软件描述 4 2 2 通信协议,包括UART 、I C、SPI、I S 等。 5.1 初始软件设置 4 2 本应用笔记旨在展示FlexIO 外设能够生成所有必需的I S 2 5.2 软件中的I2S 总线模拟 4 总线信号,也可用于取代传统I S/SAI 外设来传输音频数据 流,而不会对功能或CPU 资源造成任何明显限制。 6 结语 5 2 为了验证I S 用例,本应用笔记中实现了一个简单的软件 7 参考资料 5 驱动程序。本演示采用Freescale 塔式系统。音频记录存 8 修订历史记录 5 储在MCU 的内部Flash 存储器中。音频记录采样率为 2 8.000 kHz ,单通道(单声道),采用16 位分辨率。I S 字大 小设置为32 位。TWR-AUDIO 卡上的SGTL5000 音频编 解码器IC 用于重现音频。 © 2014–2015 Freescale Semiconductor, Inc. 所需硬件 TWR – 音频 TWR – KL43Z48M 语音输出 FlexIO 内部 音频 I2S音频总线 模拟 缓冲区 Flash存储器 数据

文档评论(0)

xiaozu + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档