第八章MCS-51单片机扩展技术.pptVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
第八章MCS-51单片机扩展技术

第八章 MCS-51单片机的扩展技术 §8.1 系统总线及总线构造 §8.2 外部存储器操作时序 §8.3 读写控制、地址空间分配 §8.4 程序存储器扩展 §8.5 数据存储器扩展 §8.6 存储器综合扩展 慨述 §8.1 系统总线及总线构造 一.系统总线 1.地址线 2.数据线 3.控制线 §8.1 系统总线及总线构造 二.总线构造 1.数据总线 P0口构成 §8.1 系统总线及总线构造 二.总线构造 2.地址总线    P0口输出低8位地址信号经地址锁存器锁存和P2口输出高8位地址信号构成地址总线 §8.1 系统总线及总线构造 二.总线构造 3.地址锁存器 §8.1 系统总线及总线构造 二.总线构造 4.控制总线 ALE(30)--低8位地址锁存信号 PSEN(29)--程序存储器读选通信号 EA(31)--内外程序存储器选择信号 WR(P3.6/16)--数据存储器写选通信号 RD(p3.7/17)--数据存储器读选通信号 §8.2 外部存储器操作时序 一.程序存储器执行取指令工作时序 执行非MOVX指令工作时序 §8.2 外部存储器操作时序 二.数据存储器数据读、写工作时序 1.外部数据存储器的读工作时序 §8.2 外部存储器操作时序 二.数据存储器数据读、写工作时序 2.外部数据存储器的写工作时序 §8.3 读写控制、地址空间分配 一.存储器扩展的读写控制  1.外扩的数据存储器(RAM)读写引脚为OE和WE,外扩时将和CPU的RD和WR相连。  2.外扩的程序存储器(ROM)只有读引脚OE,外扩时将和CPU的PSEN相连。 §8.3 读写控制、地址空间分配 二.存储器地址空间分配    存储器的地址空间分配,实际上就是使用CPU系统提供的地址线,通过和存储器的地址线之间的适当连接,最终达到每一个地址编码只对应一个存储单元的要求,从而避免发生数据冲突。    存储器的地址空间分配的实现,就是利用存储器的片选信号引脚来区分不同的存储芯片,而利用存储器的地址信号引脚来区分同一块存储芯片上的每一个存储单元。    产生片选信号的方法有:线性选择法(简称线选法),地址译码法(简称译码法) §8.3 读写控制、地址空间分配 二.存储器地址空间分配 1.线选法 §8.3 读写控制、地址空间分配 二.存储器地址空间分配 1.线选法 §8.3 读写控制、地址空间分配 二.存储器地址空间分配 1.线选法 §8.3 读写控制、地址空间分配 二.存储器地址空间分配 1.线选法 §8.3 读写控制、地址空间分配 二.存储器地址空间分配 1.线选法 线选法的特点:  1)电路简便,不需额外硬件电路  2)扩展的存储器单元地址不连续,CPU的存储空间能力没有被充分利用。  3)扩展的存储器容量有限,只适合外扩芯片数目不多的系统。 §8.3 读写控制、地址空间分配 二.存储器地址空间分配  2.地址译码方式    译码法就是使用译码器对MCS-51的高位地址进行译码,译码输出作为存储器芯片的片选信号。  1)74LS138 §8.3 读写控制、地址空间分配 二.存储器地址空间分配  2.地址译码方式 2) 74LS139 §8.3 读写控制、地址空间分配 二.存储器地址空间分配  2.地址译码方式 §8.3 读写控制、地址空间分配 二.存储器地址空间分配  2.地址译码方式 §8.3 读写控制、地址空间分配 二.存储器地址空间分配  2.地址译码方式 §8.3 读写控制、地址空间分配 二.存储器地址空间分配  2.地址译码方式 §8.3 读写控制、地址空间分配 二.存储器地址空间分配  2.地址译码方式 译码法的特点:  1)电路复杂,需要额外的地址译码电路  2)扩展的存储器单元地址连续,CPU的存储空间管理能力被充分利用。  3)扩展的存储器容量大,可适合外扩芯片数目多的系统。 §8.4 程序存储器扩展 一.常用外部程序存储器集成电路芯片 1.掩膜ROM 掩膜ROM是在制造过程中编程,写入的程序不能擦除。   2.可编程ROM(PROM)    PROM是由用户自己用专用编程器(又称程序写入器)写入程序,但写入的程序不能擦除。   3.可擦除可编程ROM(EPROM)    EPROM是由用户自己用

文档评论(0)

wyjy + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档