基于System Generator数字滤波器实现及优化.docVIP

基于System Generator数字滤波器实现及优化.doc

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
基于System Generator数字滤波器实现及优化

基于System Generator数字滤波器实现及优化【摘要】FPGA是数字信号处理的理想器件,数字信号处理涉及到大量滤波器的设计与实现。本文详细介绍了基于System Generator的数字滤波器的设计与实现,并且根据FPGA的特性对滤波器进行了优化。 【关键词】数字滤波器;System Generator;实现;优化 Implementationand Optimizationof Digital Filter Based On System Generator Abstract:FPGA is ideal device for digital signal processing.Digital signal processing involves a large number of filter design and implementation.This paper introduces the design and implementation of digital filter based on System Generator,and optimized the digital filter according to the characteristics of FPGA. Key words:digital filter;System Generator;implementation;optimization 1.引言 FPGA拥有大量可编辑逻辑算术资源,具有高性能的并行数据处理能力,已经成为高性能数字信号处理(数字滤波、FFT等)的理想器件。[4] 传统的FPGA实现方法需要经过算法仿真、编写HDL代码、代码功能仿真、后仿真、产生bit流等一系列步骤,开发人员需要在各个步骤上都耗费相当的精力。Xilinx公司推出的系统建模工具System Generator简化了整个开发过程。开发人员只需要根据设计要求在Simulink下进行系统建模,使用System Generator工具既可以自动生成可执行的bit流文件和测试文件,去掉了繁琐的仿真、对比和验证过程。目前,基于System Generator的设计方法已在复杂系统实现中展现出强大的功能。 本文介绍了基于System Generator设计并实现滤波器的几种方法,用其中两种方法实现了一个通带截止频率为1.05MHz、阻带截止频率为1.95MHz的IIR数字滤波器,并对此数字滤波器进行了优化。 2.滤波器的设计实现方法 对于工程人员,Matlab中的FDATool[3]是一个很好的滤波器设计工具。根据设计指标填入参数后,FDATool能够自动计算滤波器的各阶系数。得到系数之后,可以采用多种方法实现滤波器。 2.1 用硬件语言实现 用硬件语言实现是最原始的方法,但当滤波器阶数(抽头数)增多到一定数量级之后,手工编写硬件语言实现滤波器的方法显得效率低下,且耗时耗力,因此不推荐用手工编写硬件语言的方式来实现阶数较高的滤波器 2.2 将系数导入IPCore 将系数导入相对应的IPCore是最高效和最简便的方法。但由于某些芯片不支持,或是FPGA厂商未提供相应的IPCore (Xilinx的ISE设计套件里未提供IIR滤波器的IPCore),或者设计软件和相应的IPCore费用过高,使得我们需要用其他的方法来实现滤波器。 2.3 用FDATool直接生成HDL文件并实现 用FDATool所提供的自动生成HDL文件的工具能够代替大部分的手工工作,使得滤波器的实现更加简便。 FDATool计算滤波器的系数完成后,在菜单的“Target”下拉列表中,选择“Generate HDL”,如图1所示。 需要注意的是,在设计基于FPGA的数字滤波器时,一般需要在“Set quantiz-ation parameters”的选择界面中设置输入数据、输出数据与滤波器系数的量化参数。 出现生成HDL程序的界面后,选择主要参数,工具会自动在指定文件夹中生成相应的滤波器的HDL文件。 将生成的HDL文件在System Generator中用Black Box模块例化,可以方便的进行滤波器的性能仿真,并最终在FPGA上实现。如图2所示: 2.4 在System Generator里搭建滤波器 2.4.1 滤波器的结构 一般的IIR滤波器分为直接型(Direct Form)和级联型(Biquadratic Direct From),进一步可以细分为8种结构[1],分别是: Direct form I Direct form I transposed Direct form II Dire

文档评论(0)

docman126 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

版权声明书
用户编号:7042123103000003

1亿VIP精品文档

相关文档