系统芯片SOC设计原理课件作者罗胜钦第02章节CMOS数字集成电路.ppt

系统芯片SOC设计原理课件作者罗胜钦第02章节CMOS数字集成电路.ppt

  1. 1、本文档共26页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
第二章 CMOS数字集成电路 2.1 引言 2.2 集成电路的主要生产工艺 晶片准备 制版 光刻工艺 氧化工艺 淀积 腐蚀 扩散 2.3 CMOS反相器及其版图 2.3.1 MOS晶体管及其版图 NMOS管特性 漏极电流 NMOS管特性 当不考虑沟道长度调制系数λ的影响时: 2.3.1 MOS晶体管及其版图 对于PMOS管 2.3.1 MOS晶体管及其版图 NMOS管在线性区的沟道电阻 2.3.1 MOS晶体管及其版图 NMOS管作电阻 2.3.2 CMOS反相器的结构及其版图 CMOS反相器的制作工艺 物理结果截面(侧视) 2.4 设计规则和工艺参数 分布电容 MOS晶体管的器件电容 扩散电容 连线电容 信号沿导线传播的延迟依赖于许多因素,包括导线的分布电阻与电容,驱动源的阻抗,以及负载阻抗。对于长线,由导线层中分布电阻和分布电容引起的传播延迟起支配作用。 导线的延迟时间 门的延迟 CMOS门的延迟下降时间 CMOS电路的功耗 静态功耗 2.5 CMOS数字电路的特征 2.5.1 标准逻辑电平 2.5.2 逻辑扇出特性 R 2.5.3 容性负载及其影响 tPD=tLH+tHL=2.2(RP+RN)C 2.5.4 CMOS电路的噪声容限 设VOL和VOH是反相器的额定输出低电平和高电平,VIL和VIH是反相器输入端的阈值电压,则当反相器的输入Vi≤VIL时,反相器输出为高电平;Vi≥VIH时,反相器输出为低电平,当VIL≤Vi≤VIH时,电路处于不定态。VIL是保证可靠的逻辑“1”状态CMOS反相器的最大输入电压,VIH是保证可靠的逻辑“0”状态CMOS反相器的最小输入电压。于是,定义噪声容限为: 低电平噪声容限 NML=VIL-VOL 高电平噪声容限 NMH=VOH -VIH CMOS电路的噪声容限的分析计算 CMOS反相器的直流电压转移特性曲线 CMOS电路的噪声容限 对于典型的CMOS电路,VTN =1V,VTP = -1V,VDD = 5V, 2.6 CMOS逻辑门 2.6.1 CMOS或非门 2.6.2 CMOS与非门 2.7 CMOS传输门 2.7.2 CMOS传输 尚辅网 / P型衬底 SiO2 N+ N+ G S D 金属 L W 多晶硅 SiO2 源(N+) 漏(N+) NMOS晶体管 栅(G) 源(S) 漏(D) 栅氧化层 P型 NMOS管的物理模型 P型衬底 N+ N+ 空穴 电子 沟道 截止状态VGSVTN 线性区 VGSVTN VGSVDS+VTN 饱和区 VTNVGSVDS+VTN VGSVTP VGSVDS+VTP VGS+VTPVGSVTP 数字电路的应用中 RDS PMOS管 RP=RN VOUT CMOS反相器 VDD VIN M1 M2 VDD VOUT RP (M2) VIN VIN RN (M1) CMOS反相器的等效模型 场氧化(FOX) 掩膜板(顶视) N阱 N阱掩膜板 薄氧掩膜板 薄氧层 P型衬底 N阱 P型衬底 N阱 薄氧化层 多晶硅掩膜板 多晶硅 N+掩膜板 N+ N+ P型衬底 N阱 多晶硅 NMOS管 P型衬底 N阱 N+ N+ PMOS管 P型衬底 N阱 N+ N+ P+ P+ N+ P+ P+掩膜板(负) 金属 金属掩膜板 P型衬底 N阱 N+ N+ P+ P+ 接触 接触孔 接触掩膜 P型衬底 N阱 N+ N+ P+ P+ 金属 几何设计规则 电学设计规则 设 计 规 则 几何规则规定了版图制作中 的各种尺寸,对版图各

您可能关注的文档

文档评论(0)

带头大哥 + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档