网站大量收购独家精品文档,联系QQ:2885784924

微机原理讲义_第1章ppt.ppt

  1. 1、本文档共175页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
微机原理讲义_第1章ppt

普通高等教育“十一五”国家级规划教材 微型计算机原理及应用 (第二版) 候晓霞 王建宇 编著 化学工业出版社 课程内容 第一章 微型计算机概述 第二章 8086/8088 指令系统 第三章 汇编语言程序设计 第四章 存储器系统 第五章 定时与计数 第六章 输入输出控制 第七章 串并行通信及其接口技术 第八章 总线技术 第九章 D/A、A/D转换与接口技术 CPU实物图 习题与思考: 试述微型计算机系统与一般计算机系统的联系和差别。 微型计算机系统有哪些特点?具有这些特点的根本原因是什么? 微机系统的组成 微型计算机再加上外设、电源、软件等构成微机系统。微机系统常用的外围设备有显示器、打印机、键盘等;系统软件一般包括操作系统、编译、编辑、汇编软件等。 OF溢出的判断方法如下: 加法运算: 若两个加数的最高位为0,而和的最高位为1,则产生上溢出; 若两个加数的最高位为1,而和的最高位为0,则产生下溢出; 两个加数的最高位不相同时,不可能产生溢出。 减法运算: 若被减数的最高位为0,减数的最高位为1,而差的最高位为1,则产生上溢出; 若被减数的最高位为1,减数的最高位为0,而差的最高位为0,则产生下溢出; 被减数及减数的最高位相同时,不可能产生溢出。 习题与思考 1.8086/8088 CPU由哪两部分组成?它们的主要功能各是什么?它们之间是如何协调工作的? 2.8086/8088 CPU中有哪些寄存器?各有什么用途?标志寄存器F有哪些标志位?各在什么情况下置位? 3.8086/8088系统中储存器的逻辑地址和物理地址之间有什么关系?表示的范围各为多少? 4. 已知当前数据段位于储存器的A1000H到B0FFFH范围内,问DS=? 5.某程序数据段中存有两个数据字1234H和5A6BH,若已知DS=5AA0H,它们的偏移地址分别为245AH和3245H,试画出它们在储存器中的存放情况。 两种模式下系统的典型配置 除了要了解CPU的内、外部结构之外,还要进一步了解各模式下,系统的典型配置情况,即除了CPU之外,还需要哪些芯片构成来一个最基本的应用系统。 最小模式 ① 端接+5V,决定了CPU的工作模式 ②有一片8284A,作为时钟信号发生器 ③有三片8282或74LS273,用来作为地址信号的锁存器。 ④当系统中所连的存储器和外设端口较多时,需要增加数据总线的驱动能力,这时,需用2片8286/8287作为总线收发器。 最大模式 最大模式和最小模式在配置上的主要差别在于在最大模式下,要用8288总线控制器来对CPU发出的控制信号进行变换和组合,以得到对存储器或I/O 端口的读/写信号和对锁存器8282及总线收发器8286的控制信号。 最大模式系统中,需要用总线控制器来变换与组合控制信号的原因在于:在最大模式的系统中,一般包含2个或多个处理器,这样就要解决主处理器和协处理器之间的协调工作,和对系统总线的共享控制问题,8288总线控制器就起了这个作用。 在最大模式的系统中,一般还有中断优先级管理部件。8259A用以对多个中断源进行中断优先级的管理,但如果中断源不多,也可以不用中断优先级管理部件, 习题与思考: 1.8086/8088系统中为什么一定要有地址锁存器?需要锁存哪些信息? 2.什么是引脚的分时复用?为什么要分时复用?请说出8086/8088CPU有哪些引脚是分时复用引脚? 3.试从内部组成、外部结构两个方面说明8086和8088之间的差别。 习题与思考: 什么是指令周期?什么是总线周期?什么是时钟周期?它们之间的关系如何? 8086/8088 CPU有哪些基本操作?基本的读/写总线周期各包含多少个时钟周期?什么情况下需要插入Tw周期?应插入多少个Tw取决于什么因素? 指令周期----CPU执行一条指令所需要的时间称为一个指令周期(Instruction Cycle)。 总线周期----每当CPU要从存储器或I/O端口存取一个字节称为一次总线操作,相应于某个总线操作的时间即为一个总线周期(BUS Cycle)。 时钟周期----时钟周期是CPU处理动作的最小时间单位,其值等于系统时钟频率的倒数,时钟周期又称为T状态。 它们之间的关系:若干个总线周期构成一个指令周期,一个基本的总线周期由4个T组成,我们分别称为T1~T4,在每个T状态下,CPU完成不同的动作。 练习1 将左边各部件的功能与右边的说明对应地联系起来 (1)CPU ( )A 保存当前栈顶地址的寄存器 (2) 存储器 ( )B 指示下一条要执行的指令的地址 (3)EU ( ) C 总线接口

文档评论(0)

wyjy + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档