数字移动无线电TD和FD制式的对比分析.pdfVIP

数字移动无线电TD和FD制式的对比分析.pdf

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
数字移动无线电TD和FD制式的对比分析.pdf

2012年4月 铁 道 通 信 信 号 April2012 第48卷 第4期 RAILWAYSIGNALLING &C0MMUNICATION Vo1.48 No.4 熄 f 篁 8DMR数字移动无线技术3 、 ; ; ;≈ ≈ ≈ ≈ ;≈ ≈ ; 数字移动无线电TD和 FD制式的对比分析 闻映红 张金宝 摘 要:结合实际应用中存在的非理想因素,针对TD和 FD二种制式的数字移动无线电系统进 行详细对比和分析,两者在不同方面各具有优势,也存在其固有问题。因此,实际应用中,应该 进一步分析需求和应用场景,合理的选择相适应系统制式。 关键词 :数字移动无线电;TD制式 ;FD制式 Abstract:Consideringnon-idealapplicationfactors,thispaperpresentedadetailedanalysisand com— parison oftheTD andFD modesofdigitalmobileradio.Eitherofthetwomodeswasofitsadvantages withindifferentperspectivesandalsohasinherentproblems.So,therequirementsandapplicationsee— nariosshouldbeanalyzedinordertomakerationalmodeselectionofdigitalmobileradioinactualappli— cations. Keywords:DigitalMobileRadio;TD mode;FD mode 数字移动无线 电DMR (DigitalMobileRadio) 场 ,支持点对点模式和 中继模式,采用 12.5kHz 是 由欧洲 电信标准协会 (EuropeanTelecommunica. 带宽,时分复用 (TimeDivisionMulti—Access,TD- tionsStandardsInstitute,ETSI)制订的数字无线 电 MA)方式 (2时隙,有 中继台)组网,即DMR— 对讲系统标准,涵盖 了3个层面的内容:第 1层, TD;第 3层,数字集群功能的标准。本文仅关注 替代 PMR446无牌照的频段,采用 6.25kHz带宽 DMR标准中的第 1和第 2层 2种制式的对 比与分 频分 复用 (FrequencyDivisionMulti.Access,FD. 析,即DPMR.FD和DMR.TD制式之间的差异。 MA)方式无 中心系统组网,即DPMR.FD (digital 1 DMR通信标准简介 PrivateMobileRadio);第 2层,面向专用通信市 1.1 DMR通信协议结构 北京交通大学电磁兼容实验室,100044 北京 教授 讲师 DMR主要实现无线对讲和少量数据传输,功 收稿 日期:2012-02-06 能相对简单,因此,协议结构基本上是由通信协议 每一位的传输时间为 1.77 s,串行硬件校验电路 校验设计为例,针对大数据量、复杂多项式 的 每完成一次CRC校验需要计算 1023位数据。校验 CRC校验 ,给出了一种 串并结合的 CRC校验 的 时间 =1023×1.77 s 1.81ms,消耗硬件资源 FPGA设计方法 。通过适当的划分串行模块和并行 397个宏单元。

文档评论(0)

2752433145 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档