- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
唐朔飞_计算机组成原理_第3章
异步定时 异步通信方式没有公共的时钟标准,而是采用应答方式(又称握手方式):主设备发Request,从设备响应Ack 不互锁方式 主设备发Request后,间隔固定时间,认为从设备已经收到;从设备发ACK后,间隔固定时间,认为主设备也收到。 半互锁方式 主设备发Request后,等待ACK;从设备发ACK后,不等待主设备。 全互锁方式 主从设备相互等待 不互锁 半互锁 全互锁 (3) 异步通信 3.5 主设备 从设备 请 求 回 答 (4) 半同步通信 同步 发送方 用系统 时钟前沿 发信号 接收方 用系统 时钟后沿 判断、识别 3.5 (同步、异步 结合) 异步 允许不同速度的模块和谐工作 增加一条 “等待”响应信号 WAIT 以输入数据为例的半同步通信时序 T1 主模块发地址 T2 主模块发命令 … T3 从模块提供数据 T4 从模块撤销数据,主模块撤销命令 Tw 当 为低电平时,等待一个 T WAIT Tw 当 为低电平时,等待一个 T WAIT 3.5 读 命令 WAIT 地址 数据 3.5 时钟 总线传输周期 T1 T2 TW TW T3 T4 (4) 半同步通信 (同步、异步 结合) 上述三种通信的共同点 一个总线传输周期(以输入数据为例) 主模块发地址 、命令 从模块准备数据 从模块向主模块发数据 总线空闲 3.5 占用总线 不占用总线 占用总线 (5) 分离式通信 充分挖掘系统总线每个瞬间的潜力 主模块 申请 占用总线,使用完后 即 放弃总线 的使用权 从模块 申请 占用总线,将各种信 息送至总线上 一个总线传输周期 子周期1 子周期2 3.5 主模块 1. 各模块有权申请占用总线 分离式通信特点 充分提高了总线的有效占用 2. 采用同步方式通信,不等对方回答 3. 各模块准备数据时,不占用总线 4. 总线被占用时,无空闲 3.5 * 六 生命力强,无专利保护 USB 是一种开放性的不具有专利版权的工业标准,它由标准化组织“USB实施者论坛”制定。 单总线结构 单总线结构将CPU、主存、I/O设备(通过I/O接口)都挂到一组总线上,允许I/O之间、I/O与主存之间直接交换信息。 这种结构简单,便于扩充。但是,由于所有的传送都通过这组总线,容易形成计算机系统的瓶颈。 为了从根本上解决CPU、主存与I/O设备之间传输速率的不匹配问题,实现CPU与其他设备的相对同步,不得不采用多总线结构。 CPU 内存 I/O 接口 设备0 I/O 接口 设备n 系统总线 双总线结构 特点:将速度较低的I/O设备从单总线上分离出来,形成主存总线和I/O总线分开的结构。 概念:通道是一个具有特殊功能的处理器,CPU将一部分功能下放给通道,使其对I/O设备具有统一管理功能,以完成外部设备与主存之间的数据传送,其系统的吞吐能力可以相当大。 I/O 接口 设备0 I/O 接口 设备n 通道 I/O总线 CPU 内存 主存总线 如果将速率不同的I/O设备进行分类,然后将它们连接在不同的通道上,那么计算机系统的利用率会更高,如此发展成多总线结构。 三总线结构 主存总线 I/O总线 DMA总线 主存总线与DMA总线不能同时对主存进行存取。I/O总线只有在CPU执行I/O指令时才使用。 内存 I/O 接口 设备1 I/O 接口 设备n I/O总线 CPU 主存总线 DMA总线 I/O 接口 高速外设 三总线结构的又一形式 3.4 局域网 系统总线 CPU Cache 局部总线 扩展总线接口 扩展总线 Modem 串行接口 SCSI 局部I/O控制器 主存 四总线结构 为了进一步提高I/O的性能,又出现了四总线结构。 局部总线、系统总线、高速总线、扩展总线 多媒体 调制解调器 局域网 串行接口 扩展总线 FAX 扩展总线接口 主存 局部总线 CPU 系统总线 Cache/桥 高速总线 SCSI 图形 1. 传统微型机总线结构 三、总线结构举例 3.4 存储器 SCSI Ⅱ 控制器 主存控制器 ISA、EISA 8 MHz的16位数据通路 标准总线控制器 33 MHz的32位数据通路 系统总线 多媒体 高速局域网 高性能图形 CPU … … Modem 2. VL-BUS局部总线结构 3.4 33 MHz的32位数据通路 系统总线 ISA、EISA 多媒体 高速局域网 高性能图形 图文传真 8 MHz的16位数据通路 标准总线 控制器 CPU 主存控制器 存储器 局部总线 控制器 SCSIⅡ 控制器 VL BUS … … Modem 3. PCI 总线结构 3.4 C
您可能关注的文档
最近下载
- 《静脉曲张疾病》课件.ppt VIP
- 学习贯彻《关于加强党的作风建设论述摘编》PPT:持之以恒推进作风建设常态化长效化,保持党的先进性和纯洁性(附文稿).pptx VIP
- 仙溪志-宋-黄岩孙.pdf VIP
- 小学道德与法治新部编版三年级上册第二单元 学科学 爱科学教案(2025秋).doc
- SL∕T 821-2023 节水规划编制规程.pdf
- 部编版二年级道德与法治上册第8课《我为班级作贡献》精美课件.pptx VIP
- 护士注册体检表-(正式).doc VIP
- 检查检验分级管理制度.docx VIP
- 第4课(牛字旁)课件 2025小学生书法通用版二年级下册.ppt
- 智能世界2035报告.pdf
文档评论(0)