- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
数字电路、答案
得分 评卷人
基本题:(23分)
1.十进制数(53.634)10 对应的二进制数为(110101.1010 )(2分)
2.十六进制数 (2A ) 对应的十进制数为(42)10 (2分)
3. 十进制数(25)10可表示为“8421BCD”码(2分)
4. RAM基本结构包含(地址译码器、存储矩阵、读写电路)三大部分。 (2分)
5. 一块ROM芯片有10个地址输入端,有8个数据输出端,该ROM芯片的容量是()bit。
6. A/D转换的基本步骤是(取样、保持、量化、编码)。 (2分)
7. 有一个6位的D/A转换器,设满度输出为6.3V,输入数字量为110111,则输出模拟电压为(5.5)V。 (2分)
8. 为实现图1-1所示的逻辑功能,多余的C输入端应该接( 高 )电平。 (2分)
图1-1
9. 对于负逻辑而言,某逻辑电路为与门,则对于正逻辑而言,该电路为( 或门 )。 (2分)
(1)与非门 (2)与门 (3)或非门 (4)或门
10.( 1 ) (2分)
(1)0 (2)1 (3) (4)A+B+C
11.冒险现象的排除办法有:(增加滤波电路)、(增加冗余项)、(加选通脉冲). (3分)
二.(17分)化简逻辑函数
1. (6分)用代数法化简F,并要求用最简与或式表示。
2. (6分)用卡诺图化简F,并要求用最简与或式及最简或与式表示。
,给定约束条件。
3. (5分)已知逻辑函数F(A,B,C)=+AC+B写出F的标准或与式。
解:
3.
(2分)
[(1)或(2)占2分,(3)占1分;若单独写出第(3)式得3分]
三.(12分)试用3-8线译码器(逻辑符号如图3-1所示,输出为低电平有效)和合适的最少个逻辑门电路产生如下逻辑函数。
图3-1
解:
取,,,则得到满足要求的逻辑图如图3-2所示。
四. (12分)设计一个模6同步计数器,状态图如图4-1所示,采用如图4-2所示的下降沿触发的JK触发器设计,写出完整的设计过程。
图4-1 图4-2
解:
次态K图(2分)
(2分)
(2分)
(2分)
(2分)
画出逻辑图(2分)
(12分)电路图如图5-1所示,设初态,试画出其工作状态转换真值表,描述电路的功能,并检查能否自启动。
图5-1
解:
(12分)2564bitROM逻辑符合如图6-1所示,试用此芯片构成容量为5128bit的存储器,并加以简要说明。
图6-1
解
(构成2568bit存储器4分,与二组2568bit存储器选通端连接4分,整体5128bit存储器4分)
七.(12分)完成图7-1功能,使其成为序列信号发生器,其输出序列为0100111。(要求写出实现的过程,并在图中连线)
图7-1
解:
(2分)
(2分)
(卡诺图降维4分)
(4分)(方法不唯一)
第 1 页 共 9 页
原创力文档


文档评论(0)