高速PCB设计中布线Layout干扰的分析与研讨.pdf

高速PCB设计中布线Layout干扰的分析与研讨.pdf

  1. 1、本文档共4页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
电子测量与仪器学报 2006年增刊 秦勇1 李哲英2 (1北京交通大学电子信息工程学院电子工程系,北京100044) (2北京联合大学信息学院,北京100101) 摘要: 术是EMC性能的重要影响因素之一。本文主要通过研究布线技术对PCB性能的影响,提出了三种布线的拓扑结构及一些根 据实际经验避免拙劣布线的原则。 关键词:高速PCB布线拓扑结构 EMC PCB Effectin HighSpeedDesign 1 2 QinYongLiZhcying ofElectronic ofElectronicsand Jiao (1Department Engineering,SchoolEn#neeringBeijingTongUniversity, Beijing,100044China) (2 Union China) CollegeofInformation,BeijingUniversity,Beijing,100101 Abstract:It’Shardto theEMC in ofthemost forEMCis ignore problemsHigllSpeed-PCBdesign.One importantthings good PCB the modeland threekinds modelstosolve layouttechnology.Thispaperanalyseslayout’s gives ofLayout-Topology hi曲-speed transmissionline some the last,it methods. problem.Atgives goodlayout Keywords:High-speedPCB,Layout-Topology. 随着集成电路系统设计复杂性和集成度的大 噪声通过走线向外发射。本文通过研究导线的高频 规模提高,高速印刷线路板(PCB)设计中的电磁模型,提出了布线的菊花链拓扑结构,星形拓扑结 兼容(EMC)问题越来越不可忽略。好的印刷电路构及多维拓扑结构。这几种结构各自有各自的特 点,在实际布线中需要灵活应用。最后还总结了一 板的布线(Layout)技术是EMC性能的重要影响 因素之一。因为PCB是系统中固有的一部分,所以 些避免拙劣布线的原则,尽可能减少布线带来的干 通过PCB 扰问题,提高印刷线路板的质量。 layout技术来改进EMC性能对最终产品 不会增加任何额外的费用,这在实际工程中具有一 定的意义。本文主要通过研究布线技术对EMC性能 1高频PCB中导线的模型 的影响,提出了三种布线的拓扑结构及一些根据实 际经验避免拙劣布线的原则。 现在普遍使用很高时钟频率的快速集成电路 近年来集成电路技术飞速发展,电子系统设计 会产生传输线效应问题。实际上,不光是数字逻辑 师们正在从事100MHZ以上的电路设计,总线的工

文档评论(0)

开心农场 + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档