第六章 时序逻辑电路2NEW.pptVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
第六章 时序逻辑电路2NEW

《数字电子技术基础》 (第五版)教学课件 信息科学与工程学院 · 基础电子教研室 《数字电子技术基础》第五版 ① 根据逻辑图写出时序电路的各触发器的驱动方程和输出方程。  ② 根据已求出的驱动方程和所用触发器的特性方程, 获得时序电路的状态方程。  ③ 根据时序电路的状态方程和输出方程,建立状态转换表, 进而画出状态转换图和时序图等。 ④ 分析电路的逻辑功能 , 并检查是否能自启动。 6.2 时序逻辑电路的分析方法 同步时序电路的分析步骤: 【 】 内容回顾 【例2】分析所示同步时序电路的逻辑功能 。 1 J C 1 1 K 1 J C 1 1 K FF 1 FF 2 CLK Y Q’ 1 Q 1 Q 2 Q’ 2 ① 写出输出方程和驱动(激励)方程 ② 求状态方程 Q2Q1 Y ③ 列状态转换表,画状态转换图 0 Q1 0 0 1 1 0 1 1 Q2 0 Q1* 1 1 0 0 0 0 0 Q2* 0 0 1 1 Y ④ 分析逻辑功能 由状态转换图可知,电路实现了3进制计数功能,能自启动。 10 00 01 11 0 0 1 1 【 例 3】分析所示同步时序电路的逻辑功能。 ① 求输出方程和激励方程 ② 求状态方程 ③ 列状态转换表 01/0 10/0 00/0 11/0 11/1 00/0 10/0 01/0 当外部输入X=0时,状态转移按00→01→10→11→00→…规律变化,实现4进制加法计数的功能;当X=1时,状态转移按00→11→10→01→00→…规律变化,实现4进制减法计数器的功能。 ④ 画状态转换图 ⑤ 逻辑功能分析 【例4】 分析图示时序电路,要求写出其状态方程,Q1、Q2、Q3的状态转换图,说明能否自启动。 0 0 Q1 0 0 0 1 0 1 0 0 1 1 1 0 0 1 0 1 1 1 0 1 1 1 Q3 Q2 0 0 Q1* 1 0 1 1 1 0 1 1 1 1 0 0 1 0 0 0 1 0 1 1 1 0 Q3* Q2* 000 001 011 Q3Q2Q1 111 101 110 100 010 电路实现了能自启动的6进制计数功能。 小结 基本要求: 了解时序电路的特点及分类; 掌握同步时序电路的分析方法。 作业: P346 习题 6-3题、6-5题 §6.3.1 寄存器和移位寄存器 §6.3 若干常用时序逻辑电路 寄存器是用来存放数据的,应用于各类数字系统和计算机中。 一、寄存器 R?D为清零端 74HC175----由CMOS边沿触发器构成的4位寄存器 D0 ~ D3为并行数据输入端; CLK为寄存脉冲输入端 所谓“移位”,就是将寄存器所存各位 数据,在每个移位脉冲的作用下,向左或向右移动一位。根据移位方向,常把它分成左移寄存器、右移寄存器 和 双向移位寄存器三种: 寄存器 左移 (a) 寄存器 右移 (b) 寄存器 双向 移位 (c) 二、移位寄存器 Q0*=D0 =DI Q1*= D1 =Q0 Q2*= D2 =Q1 Q3*= D3 =Q2 由于触发器传输延迟时间的存在,每来一个CP脉冲,各触发器将按以下规律变化:从DI端输入一个数据送给FF0保存,将FF0中原来保存的数据送FF1保存…… 移位寄存器的工作原理 Q2 Q1 Q0 CP 2 1 3 4 5 6 7 8 9 10 Q3 DI EWB仿真 右移串行输入 左移串行输入 并行输入 工作方式 控制 并行输出 D0 D1 D2 D3 DIR DIL GND R’D VCC Q0 Q1 Q2 Q3 S1 S0 CLK 16 15 14 13 12 11 10 9 1 3 4 5 6 7 8 2 Q0 Q1 Q2 Q3 CP S1 S0 74LS194A RD D0 D1 D2 D3 DIR DIL 双向移位寄存器74LS194A 74LS194A 可实现 串入-串出串入-并出并入-并出并入-串出 四种功能。 0 0 0 1 1 0 1 1 保 持 右 移 左 移 并行输入 D0 D1 D2 D3 DIR DIL GND R’D VCC Q0 Q1 Q2 Q3 S1 S0 CLK 16 15 14 13 12 11 10 9 1 3 4 5 6 7 8 2 Q0 Q1 Q2 Q3 CP S1 S0 7

文档评论(0)

skvdnd51 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档