第三章节_EDA技术FPGA结构与配置.pptVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
第三章节_EDA技术FPGA结构与配置

3.4.2 FLEX10K系列器件 图3-34 FLEX 10K内部结构 . . . IOC IOC IOC IOC . . . . . . IOC IOC . . . IOC IOC . . . IOC IOC . . . IOC IOC 逻辑单元 . . . IOC IOC . . . IOC IOC IOC IOC . . . 快速通道互连 逻辑阵列块 (LAB) IOC IOC . . . 连续布线和分段布线的比较 连续布线 = 每次设计重复的可预测性和高性能 连续布线 ( Altera 基于查找表(LUT)的 FPGA ) LAB LE . . . IOC IOC . . . IOC IOC . . . IOC IOC . . . IOC IOC . . . IOC IOC . . . IOC IOC FLEX 10K系列FPGA结构图 . . . IOC IOC . . . IOC IOC . . . IOC IOC . . . IOC IOC . . . IOC IOC . . . IOC IOC EAB EAB 嵌入式 阵列块 * KX康芯科技 * 第3章 FPGA/CPLD结构与应用 1. FPGA (Field Programmable Gate Array) — —现场可编程门阵列 2. CPLD(Complex Programmable Logic Device) — —复杂可编程逻辑器件 本章主要介绍几类常用的大规模可编程逻辑器件的结构和工作原理。 3.1 概 述 图3-1 基本PLD器件的原理结构图 3.1.1 可编程逻辑器件的发展历程 70年代 80年代 90年代 PROM 和PLA 器件 改进的 PLA 器件和PAL器件 GAL器件 FPGA器件 EPLD 器件 CPLD器件 内嵌复杂 功能模块 的SoPC PROM: Programmable Read Only Memory PLA: Programmable Logic Array PAL: Programmable Array Logic GAL: Generic Array Logic EPLD: Erasable Programmable Logic Device 3.1.2 可编程逻辑器件的分类 图3-2 按集成度(PLD)分类 3.2 简单PLD原理 3.2.1 电路符号表示 图3-3 常用逻辑门符号与现有国标符号的对照 3.2.1 电路符号表示 图3-4PLD的互补缓冲器 图3-5 PLD的互补输入 图3-6 PLD中与阵列表示 图3-7 PLD中或阵列的表示 图3-8 阵列线连接表示 3.2.2 PROM 图3-9 PROM基本结构: 其逻辑函数是: 3.2.2 PROM 图3-10 PROM的逻辑阵列结构 逻辑函数表示: 3.2.2 PROM 图3-11 PROM表达的PLD阵列图 图3-12 用PROM完成半加器逻辑阵列 3.2.3 PLA 图3-13 PLA逻辑阵列示意图 3.2.3 PLA 图3-14 PLA与 PROM的比较 3.2.4 PAL 图3-15 PAL结构: 图3-16 PAL的常用表示: 3.2.4 PAL 图3-17 一种PAL16V8的部分结构图 3.2.5 GAL 图3-18 GAL16V8的结构图 GAL: General Array Logic Device 最多有8个或项,每个或项最多有32个与项 EPLD Erasable Programmable Logic Device 3.2.5 GAL 逻辑宏单元 输入/输出口 输入口 时钟信 号输入 三态控制 可编程与阵列 固定或阵列 GAL16V8 3.2.5 GAL 图3-19寄存器输出结构 图3-20寄存器模式组合双向输出结构 3.2.5 GAL 图3-21 组合输出双向结构 图3-22 复合型组合输出结构 3.2.5 GAL 图3-23 反馈输入结构 图3-24输出反馈结构 3.2.5 GAL 图3-25 简单模式输出结构 3.3 CPLD结构与工作原理 图3-26 MAX7000系列的单个宏单元结构 PRN CLRN ENA 逻辑阵列 全局 清零 共享 逻辑 扩展项 清零 时钟 清零选择 寄存器旁路 并行 扩展项 通往 I/O 模块 通往 PIA 乘积项选择矩阵 来自 I/O引脚 全局 时钟 Q D EN 来自 PIA的

文档评论(0)

qiwqpu54 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档