第 1 章现代计算机组成原理.pptVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
第 1 章现代计算机组成原理

现代计算机组成原理 第 1 章 概 述 * * 科学出版社 普通高等教育“十一五”国家级规划教材 1.1 现代计算机组成原理课的任务 图1-1 计算机专业基本课程体系简图 1.1.1.问题的提出 1、缺失CPU硬件设计这一重要内容 2、自主创新能力培养与训练方面的课程内容偏少 1.1 现代计算机组成原理课的任务 1.1.2.探索解决问题的方法 1.与国际接轨 2.含有符合现代工程设计技术的CPU设计内容 3.创造能力的培养 4.增加了有关现代计算机组成的新知识点 1.1 现代计算机组成原理课的任务 1.2 EDA技术 1.1.2.探索解决问题的方法 EDA (Electronic Design Automation) 作为EDA技术最终实现目标的ASIC,可以通过2种途径来完成 。 超大规模可编程逻辑器件 半定制或全定制ASIC 1.3 FPGA器件 图1-2 基本PLD器件的原理结构图 1.3.1 FPGA的发展历程 20世纪 70年代 ? PROM和PLA器件 70年代末 ? PAL器件 80年代初 ? GAL器件 80年代中期 ? FPGA器件 80年代末 ? CPLD器件 90年代后 ? 大规模FPGA器件 1.3 FPGA器件 1.3.2 Cyclone 系列 FPGA Cyclone与Cyclone II系列器件 FPGA系列 Cyclone器件的可编程资源主要来自逻辑阵列块(LAB),而每个LAB都是由多个LE(Logic Element)来构成。 在Cyclone器件中所含的嵌入式存储器由数十个M4K的存储器块构成。 1.3 FPGA器件 1.4 VHDL 硬件描述语言 硬件描述语言 HDL(Hardware Description Language) 常见的HDL VHDL Verilog HDL SystemVerilog SystemC VHSIC(Very High Speed Integrated Circuit)Hardware Description Language 1.5 EDA设计流程 图1-3 应用于FPGA的EDA开发流程 1. 编辑输入(Editting) (1)原理图输入。 (2)状态图输入。 (3)波形图输入。 (4)HDL文本输入。 1.5 EDA设计流程 2. 综合(Synthesis) 将电路的高级语言(如行为描述)转换成低级的,可与器件基本结构相映射的网表文件,或电路连接图。 与软件语言的编译(Compilation)不同,由HDL综合出的电路结构不是惟一的,并且综合的优化也不是单纯的或一个方向的。为达到速度、面积(逻辑资源)、性能的要求,往往需要对综合加以约束,称为综合约束,包括速度约束、面积约束、性能约束等。 1.5 EDA设计流程 3. 适配(Fitting) 适配器 结构综合器 将由综合器产生的网表文件配置于指定的目标器件中,使之产生最终的下载文件,如JEDEC、Jam格式的文件。 1.5 EDA设计流程 让计算机根据一定的算法和一定的仿真库对EDA设计进行模拟,以验证设计,排除错误。 仿真 (1)时序仿真。 (2)功能仿真。 4. 时序仿真与功能仿真 (Timing Simulation and Functional Simulation) 1.5 EDA设计流程 5. 编程下载(Programming) 把适配后生成的下载或配置文件,通过编程器或编程电缆向FPGA进行下载,以便进行硬件调试和验证。 6. 硬件测试(Hardware Debugging) 将含有载入了设计的FPGA的硬件系统进行统一测试 1.5 EDA设计流程 1.6 Quartus II简介 图1-4 Quartus II设计流程 1.7 CISC和 RISC 处理器 1.复杂指令系统计算机CISC 特点 指令系统复杂庞大 目标 (1)面向目标程序优化。 (2)面向高级语言和编译程序优化。 (3)面向操作系统的优化。 问题 (1)20%与80%规律。 (2)VLSI技术发展迅速引起的问题。 (3)软硬件的功能分配问题。

文档评论(0)

ligennv1314 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档