- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
第1章 TMS320C54x数字信号处理器的结构原理
第1章 TMS320C54x数字信号处理器的结构原理 1.1 TMS320系列DSP概述 1.2 TMS320C54x DSP 1.3 TMS320C54x的总线结构 1.4 TMS320C54x的存储器分配 1.5 中央处理单元(CPU) 1.6 TMS320C54x数据寻址方式 1.7 程序存储器地址生成方式 1.8 流水线 1.9 在片外围电路 1.10 串行口 1.11 DMA控制器 1.12 外部总线 本章学习目的: 了解典型的定点DSP--TMS320C54x的结构特点和组成原理 主要内容: 1.TMS320系列DSP发展概况 2.C54x结构特点 3.总线结构 4.CPU 5.存储器和寻址方式 6.在片外围电路和外部总线 1.1TMS320系列DSP概述 三个DSP系列用于不同的场合 TMS320系列DSP的典型应用(1) TMS320系列DSP的典型应用(2) TMS320系列DSP的典型应用(3) TMS320系列DSP的典型应用(4) 1.2 TMS320C54x数字信号处理器 1.2.1 C54x DSP的主要特点 围绕8条总线构成的增强型哈佛结构; 高度并行和带有专用硬件逻辑的CPU设计; 高度专业化的指令系统; 模块化结构设计; 先进的IC工艺; 能降低功耗和提高抗核辐射能力的新的静电设计方法; 1.2.1.1 C54xDSP主要特性CPU 先进的多总线结构(1条程序总线、3条数据总线和4条地址总线); 40位算术逻辑运算单元(ALU),包括1个40位桶形移位寄存器和2个独立的40位累加器; 17位*17位并行乘法器,与40位专用加法器相连用于非流水线式单周期乘法/累加(MAC)运算; 比较、选择、存储单元(CSSU),用于加法/比较选择; 指数编码器,可以在单个周期内计算40位累加器中数值的指数; 双地址生成器,包括8个辅助寄存器和2个辅助寄存器算术运算单元(ARAU)。 1.2.1.2 C54xDSP主要特性存储器 192K字可寻址存储空间(64K字程序存储器、64K字数据存储器以及64K字I/O空间)。‘C548和’C549中存储空间可扩展至8M字; 片内ROM,可配置为程序/数据存储器; 双寻址在片RAM(DARAM); 单寻址在片RAM(SARAM)(‘C548和’C549)。 1.2.1.3 C54xDSP主要特性指令系统 单指令重复和块指令重复操作; 块存储器传送指令; 32位长操作数指令; 同时输入2或3个操作数的指令; 能并行存储和并行加载的算术指令; 条件存储指令; 从中断快速返回。 1.2.1.4 C54xDSP主要特性在片外围电路 软件可编程等待状态发生器; 可编程分区转换逻辑电路; 带有内部振荡器或用外部时钟源的在片锁相环(PLL)时钟发生器; 全双工串行口,支持8位或16位传送(仅‘C541、’LC545和‘LC546); 时分多路(TDM)串行口(仅‘’C542、‘C543、’C548和‘C549); 缓冲串行口(BSP)(仅C542、C543、LC545、LC546、C548和C549) 16位可编程定时器; 8位并行主机接口(HPI)(‘C542、’LC545、‘C548和’C549); 外部总线关断控制,以断开外部的数据总线、地址总线和控制信号 数据总线具有总线保持器特性。 1.2.1.5 C54xDSP主要特性 电源和在片仿真接口 电源 可用IDLE1、IDLE2和IDLE3指令控制功耗,以工作在省电方式; CLKOUT输出信号可以关断; 在片仿真接口 具有符合IEEE1149.1标准的在片仿真接口。 1.2.1.6 C54xDSP主要特性速度 单周期定点指令的执行时间为25/20/15/12.5/10ns (40/50/66/80/100MIPS) TMS320C54x DSP的主要特性 说明: 1、TQFP:薄型正方形平面封装; 2、BGA:球(形)网(状)阵列封装; 3、*:双寻址RAM(548、545是单寻址RAM)可以设置成DM或PM/DM; 4、**:对C541/LC541,8K字的ROM可以设置成 PM或PM/DM; 5、¥:2个标准串口; 6、§:1个时分多路串口(TDM)和1个缓冲串口(BSP); 7、#:对LC545/LC546,16K字的ROM可以设置成 DM或PM/DM; 8、@:1个标准的串口和1个缓冲串口(BSP); 9、:1个时分多路串口(TDM)和2个缓冲串口(BSP)。 常用封装 Package 1.2.2 C54x DSP的组成框图 17×17乘法累加单元 饱和和舍入硬件 2个40位的ACC 1个40位的ALU 1个40位的桶式移位寄存器 暂存器 指
文档评论(0)