[工学]3 逻辑门电路.pptVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
[工学]3 逻辑门电路

3.1 二极管的开关特性 二、二极管的动态特性 二、二极管的动态特性 反向恢复时间一般在纳秒数量级。 3.2 BJT的开关特性 1. BJT的开关作用 3.2 BJT的开关特性 1. BJT的开关作用 2. NPN 型 BJT 截止、放大、饱和三种工作状态的特点 3. BJT的开关时间 3.3.1 二极管与门电路 3.3.1 二极管与门电路 3.3.1 二极管与门电路 3.3.2 二极管或门电路 3.4.1 基本的BJT反相器的动态性能 (2)采用推拉式输出级以提高开关速度和带负载能力 当输出为低电平时,T3处于深度饱和状态,T4截止, T3的集电极电流可以全部用来驱动负载。 2. TTL与非门电路的工作原理 任一输入端为低电平时: T1的发射结正向偏置而导通,T2截止。输出为高电平。 3.4.5 TTL与非门的技术参数 4. 扇入与扇出系数 4. 扇入与扇出系数 3.5.2 CMOS 门电路(后加) 3.5.5 NMOS逻辑门电路 3.5.5 NMOS逻辑门电路 3.5.5 NMOS逻辑门电路 3.5.6 正负逻辑问题 R 1 R 2 R 4 V CC T4 L T3 R3 T1 与非门 A B CS T5 T6 T7 R5 R 6 V CC D 当CS= 0时 0.2V 0.9V 低电平 0.9V 开路 高阻态 × × 0 0 1 1 1 0 1 1 1 0 1 0 0 1 B A 输出端L 数据输入端 CS 3. 三态与非门(TSL ) 三态与非门真值表 A B CS L 高电平使能 = = 高阻状态 与非功能 Z L AB L CS = 0 ____ CS =1 3.4.6 TTL或非门、OC门和三态门电路 CS R 1 R 2 R 4 V CC T4 L T3 R3 T1 与非门 A B CS T5 T6 T7 R5 R6 V CC D CS=1 F=AB CS=0 F为高阻 A B CS EN L 另一种形式的三态与非门: 高阻 × × 1 0 1 1 1 0 1 1 1 0 1 0 0 0 B A 输出端L 数据输入端 CS 3. 三态与非门(TSL ) 三态与非门真值表 低电平使能 = = 高阻状态 与非功能 Z L AB L CS = 1 ____ CS =0 A B CS L 3.4.6 TTL或非门、OC门和三态门电路 CS A B L VCC CS A B EN L 高阻 × × 1 0 1 1 1 0 1 1 1 0 1 0 0 0 B A 输出端L 数据输入端 CS 三态与非门的应用:两个三态门和总线相连 电路1、2只能有一个处于正常态 若要求D1向BUS传送,则应有: 若要求D2向BUS传送,则应有: 1 BUS 2 3.4.6 TTL或非门、OC门和三态门电路 G=0 G=1 三态与非门的应用:双向传输 当CS = 0时,门1工作,门2禁止,数据从A送到B; 当CS = 1时,门1禁止,门2工作,数据从B送到A。 3.4.6 TTL或非门、OC门和三态门电路 1. CMOS反相器的工作原理 V DD T P T N v O v I 3.5.1 CMOS反相器 V DD T P T N v O v I 当vI = 0 V时 VDD 1. CMOS反相器的工作原理 VGSN =0 < VTN TN管截止; |VGSP|=VDD>VTP 电路中电流近似为零(忽略TN的截止漏电流),VDD主要降落在TN上,输出为高电平VOH TP管导通。 ≈VDD V DD T P T N v O v I 当vI =VOH= VDD时 1. CMOS反相器的工作原理 VGSN =VDD VTN TN管导通; |VGSP|= 0 VTP TP管截止。 此时,VDD主要降在TP管上,输出为低电平VOL : 2. CMOS反相器的特点 V DD T P + v SGP v O v I + – – T N i D 因而CMOS反相器的静态功耗极小(微瓦数量级)。 T1和T2只有一个是工作的, 3. CMOS反相器的工作速度 在电容负载情况下,它的开通时间与关闭时间是相等的,这是因为电路具有互补对称的性质。 平均延迟时间:10ns 小 小 止 止 通 通 通 止 通 止

文档评论(0)

skvdnd51 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档