时序逻辑电路的设计方法课件演示.pptVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
同步时序电路设计基础;(2) 状态化简。 对原始状态表进行状态化简,消去多余的状态,求得最小化状态表。 (3) 状态分配(或称状态编码)。 把状态表中用字母或数字标注的每个状态用二进制代码表示。 (4) 选择触发器类型(如D或JK触发器)。 通常在开始设计时,已经初步选择了触发器。这一步是最后确定合适的触发器的类型。同一状态表选用不同类型的触发器,得到的电路复杂程度也不同。 (5) 确定激励函数和输出函数表达式。 根据选定的触发器类型,列出激励函数表,并求出激励函数和输出函数的最简表达式。 (6) 画出逻辑电路图。;;同步时序电路设计步骤;建立原始状态表;例1;例2;;;例3;例4;;;;状态化简;;;;;;;;;;;;不完全确定状态表的化简;;;;;;; 由隐含表中的标注可知,该状态表中的 相容状态对有:(A,B)、(A,C)、(A,D)、 (A,E)、(B,D)、(C,D)、(C,E)。 ②作状态合并图,找出最大相??类。 根据相容状态对可作出状态合并图。从 状态合并图得到最大相容类为{A,B,D}、 {A,C,D}、{A,C,E}。 ③作闭覆盖表,求最小闭覆盖。由得到的3 个最大相容类,可作出其闭覆盖表。 ;;;例2;例3;;状态编码;;;;;确定激励函数和输出函数;;;;;

文档评论(0)

yuzongxu123 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档