[工学]第五课SOPC软件系统开发.pdf

  1. 1、本文档共139页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
[工学]第五课SOPC软件系统开发

SOPC软件系统开发 课程大纲 授课内容 课时 上课时间 SOPC概述及开发流程、工具平台 3 11.26 可编程逻辑基础与Verilog基础 3 SOPC硬件系统开发 3 12.3 3 SOPC软件系统开发 3 12.10 3 系统配置与编程 3 12.17 实验1—FPGA开发、Nios配置与应用程序开发 3 实验2—操作系统移植 3 12.24 闭卷考试 1 周六下午、晚上,共10次课,第10次闭卷考试 课程目标 掌握常用常用Nios II外设及其使用; 熟悉软件SOPC设计流程; 掌握SOP软件系统工程的创建、调试及编译下载; 课程大纲 Nios II外设计及使用; HAL; Nios II外围设备 SDRAM SDRAM控制器核概述  IP库中已有具备Avalon接口的SDRAM控制器IP;  SDRAM控制器支持所有符合PC100规范的标准 SDRAM;  SDRAM控制器提供一个连接片外SDRAM芯片的 Avalon接口,并可以同时连接多个SDRAM芯片;  SDRAM控制器内核具有不同数据宽度(8、16 、32或 64位)、不同内存容量和多片选择等设置;  SDRAM控制器不支持禁能的时钟模式,SDRAM控 制器使cke引脚永久地有效;  Avalon接口有延迟功能,允许进行流水读操作;可 选择与其它片外Avalon三态设备共享地址和数据线。 SDRAM概述 PPL(片内锁相环):通常用于调整SDRAM控制器内核与 SDRAM芯片之间的相位差; fMAX(最高时钟频率):目标FPGA的系列和整个硬件设计 都会影响硬件设计可实现的最高时钟频率。 Avalon三态桥:SDRAM控制器可与现有三态桥共用引脚, 这用能减少I/O引脚使用,但将降低性能。 Avalon接口  提供了一个平面的、连续的且与SDRAM容量相应的 存储器空间;  对从端口的访问完全是透明的,无需任何存储器映 射配置寄存器;  允许外设控制插入读和写传送的等待周期,从端口 等待,直到外设提供有效数据;  支持可变延时的读传送,允许高带宽的流水读传送, 但不能保证每个时钟周期都能返回一个数据(SDRAM 控制器必须周期性地暂停读操作而

文档评论(0)

jiupshaieuk12 + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

版权声明书
用户编号:6212135231000003

1亿VIP精品文档

相关文档