[信息与通信]触发器与时序逻辑电路.pptVIP

  • 0
  • 0
  • 约7.16千字
  • 约 69页
  • 2018-03-01 发布于浙江
  • 举报
[信息与通信]触发器与时序逻辑电路

9.3.1 二进制计数器 电路的时序波形图和状态图。 状态转换表 状态图和时序图 电路能否自启动 2. 异步十进制加法计数器 状态转换表 2 集成计数器——二—五—十进制异步加法计数器 用计数器的输出端作进位/借位端 D1 = Q2 D2 = Q3 D3 = R D0 = Q1 四位串入 - 串出的右移寄存器: Q D Q Q3 D Q D Q D 移位脉冲 CP 串行输出 Q1 Q2 Q0 串行 输入 R “R”即需右移的输入数据 数据由Q0 串行输出 计数器的功能和分类 1. 计数器的功能 记忆输入脉冲的个数。用于定时、分频、产生节拍脉冲及进行数字运算等等。 2. 计数器的分类 同步计数器和异步计数器。 加法计数器、减法计数器和可逆计数器。 有时也用计数器的计数循环规律(或称模数)来区分各种不同的计数器,如二进制计数器、十进制计数器、二-十进制计数器等等。 9.3 计数器 (1)二进制异步加法计数器(4位) 在异步计数器中,有的触发器直接受输入计数脉冲控制,有的触发器则是把其它触发器的输出信号作为自己的时钟脉冲,因此各个触发器状态变换的时间先后不一,故被称为“ 异步计数器 ”。 Q0 D0 Q1 D1 Q2 D2 Q0 Q1 Q2 CP 计数脉冲 Q2Q1Q0 0 1 0 0 0 1010101010 0 0 1 0 1 0 1 1 0 1 1 1 0 0 0 0 0 1 0 1 结论: 1. 各触发器间时钟不一致, 所以称异步计数器; 2. Q2Q1Q0各位间为二进制关系; 3. 计数从000开始到111结束,然 后循环,所以称加法计数。 (或上叫上行计数) 例1 三位二进制异步加法计数器 每当Q2由1变0,FF3向相反的状态翻转一次。 每来一个CP的下降沿时,FF0向相反的状态翻转一次; 每当Q0由1变0,FF1向相反的状态翻转一次; 每当Q1由1变0,FF2向相反的状态翻转一次; 例2 四位二进制异步加法计数器 (2)同步二进制加法计数器 在同步计数器中,各个触发器都受同一输入计数脉冲的控制,因此,它们状态的更新几乎是同时的,故被称为 “ 同步计数器 ”。 例3. 三位二进制同步加法计数器 Q2 Q2 J2 K2 Q1 Q1 J1 K1 Q0 Q0 J0 K0 计数脉冲 CP Q2 Q2 J2 K2 Q1 Q1 J1 K1 Q0 Q0 J0 K0 计数脉冲 三位二进制同步加法计数器 CP 分析步骤: 1. 先列写控制端的逻辑表达式: J2 = K2 = Q1 Q0 J1 = K1 = Q0 J0 = K0 = 1 Q0: 来一个CP,翻转一次; Q1:当Q0=1时,可随CP翻转; Q2:只有当Q1Q0=11时,才能随CP翻转。 2. 列写状态表,分析其状态转换过程。 1 0 0 1 0 0 0 0 2 0 1 0 3 0 1 1 4 1 0 0 5 1 0 1 6 1 1 0 7 1 1 1 CP Q2 Q1 Q0 8 0 0 0 J2 = K2 = Q1 Q0 J1 = K1 = Q0 J0 = K0 = 1 CP Q0 Q1 Q2 3. 用波形图显示状态转换关系 注意:各触发器均在CP的下降沿翻转。 1. 同步十进制加法计数器 (1)写出驱动方程: 9.3.2 十进制计数器 Q3 n Q2 n Q1 n Q0 n 现 态 次 态 Q3 n+1 Q2 n+1 Q1 n+1 Q0 n+1 0 0 0 0 1 0 0 0 0 0 0 1 0 0 1 0 0 0 1 1 0 1 0 0 0 1 0 1

文档评论(0)

1亿VIP精品文档

相关文档