[理学]日历时钟LCD显示程序设计报告.docVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
[理学]日历时钟LCD显示程序设计报告

摘要 这次课程设计历时两个星期,经过这些天的实践和体验下来,我们学到了不仅是知识更多的学会的是团队协作。现在想来,也许学校安排这次课程设计有很大的现实意义,它不仅综合理论知识来运用到创新和设计,还让我们知道了团队的合作。两个星期前我们还为这次课程设计发愁,我们需要了解很多我们在课本上没学到的知识,通过在网上查找资料,我们能学到很多咋课本是哪个学不到的内容 本次设计的主要任务是实现日历实时时钟的显示,用到的硬件有微控制器AT89C51, 时钟芯片DS12C887,液晶显示屏LCD12864.时钟芯片DS12887是并行的时钟芯片,能够实现时分秒年月日的显示。我们经过两周的时间设计出了能够显示时分秒以及年月日的显示,设计步骤简单易懂,首先设定时钟DS12887的各寄存器地址,然后对LCD初始化,在对时钟读写时间,最后在LCD上显示。我们的显示结果在实验台上显示结果,通过连接实验台上的相关器件,运行仿真之后会在液晶显示屏上显示相关内容,其中第一行显示时分秒,第二行显示年月日。 一、 系统方案(方案论证) 1、实验目的 进一步熟悉和掌握单片机的结构及工作原理 通过课程设计,掌握以单片机核心的电路设计的基本方法和技术 了解关电路参数的计算方法培养综合运用单片机课程课题及有关选修课程的基本知识去解决实际问题的基本训 掌握单片机的接口技术及相关外围芯片的外特性,控制方从而加深对该课程知识的理解 熟悉Ptoteus及Keil软件的调试和仿真,通过实际程序设计和调试,逐步掌握模块化程序设计方法和调试技术 2、实验要求 实时显示年、月、日等 实时显示秒、分、时等 能调整时间、日期 3、实验论证 二、硬件介绍 1、微控制器AT89C51 AT89C51单片机是一种低功耗,高性能的片内含有4KB可编程/擦除只读存储器(FPEROMFlash Programmable and Erasable Read Only Memory)的8位COMS微控制器,使用高密度,非易失存储技术制造,并且与引脚和指令系统完全兼容。芯片上的FPEROM允许在线编程或采用通用的非易失存储编程器对存储器重复编程。带2K字节闪烁可编程可擦除只读存储器的单片机的可擦除只读存储器可以反复擦除100次。该器件采用ATMEL高密度非易失存储器制造技术制造,与工业标准的MCS-51指令集和输出管脚相兼容。将多功能8位CPU和闪烁存储器组合在单个芯片中,ATMEL的是一种高效微控制器,嵌入式控制系统提供了一种灵活性高且价廉的方案这就显示出了的优越性。 图2.2 MCS-51单片机内部机构框图 2.2.2 AT89C51单片机性能及特点与MCS-51微控制器产品系列兼容。片内有4KB可在线重复编程的快闪擦写存储器(Flash Memory)。存储器可循环写入/擦除1000次。存储数据保存时间为10年。工作电压范围:Vcc可为2.7V6V。全静态工作:可从0HZ到16MHZ。程序存储器具有3级加密保护。128﹡8位内部RAM。32条可编程I/O线。两个16位定时器/计数器。中断结构具有5个中断源和2个优先级。可编程全双工串行通道。空闲状态维持低功耗和掉电状态保存存储内容。AT89C51单片机采用40条引脚双列直插式器件,引脚除5V( 40脚)和电源地( 20脚)外,其功能分为时钟电路、控制信号、输入/输出三大部分,逻辑框图及引脚如图所示 (a) (b) 图2.3 AT89C51单片机逻辑图与引脚图 AT89C51单片机的内部硬件结构除程序存储器由FPEROM取代了87C51的EPROM外,其余部分完全相同管脚说明:VCC:供电电压GND:接地时钟电路   XTAL1(19脚)——芯片内部振荡电路(单级反相放大器)输入端。 XTAL2(18脚)——芯片内部振荡电路(单级反相放大器)输出端。 控制信号RST(9脚)复位信号:时钟电路工作后,在此引脚上将出现两个机器周期的高电平,芯片内部进行初始复位,P0口~P3口输出高电平,将初值07H写入堆栈指针。ALE(30脚)地址锁存信号:当访问外部存储器时,P0口输出的低8位地址由ALE输出的控制信号锁存到片外地址锁存器,P0口输出地址低8位后,又能与片外存储器之间传送信息。ALE可驱动4个TTL门。(29脚)片外程序存储器读选通:低电平有效,作为程序存储器读信号,输出负脉冲,将相应的存储单元的指令读出并送到P0口,可驱动8个TTL门。/Vpp(30脚):当为高电平且PC值小于0FFFH时,CPU执行内部程序存储器程序;当为低电平时,CPU仅执行外部程序存储器程序。I/O接口P0口(P0.0~P0.7,39

文档评论(0)

qiwqpu54 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档