- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
演示文稿演讲PPT学习教学课件医学文件教学培训课件
表5-3 SR触发器功能真表 返回 S R 说明 0 0 0 0 0 1 0 1 = 维持原态 0 0 1 1 0 1 0 0 =0 置“0”态 1 1 0 0 0 1 1 1 =1 置“1”态 1 1 1 1 0 1 不定 状态不定 图5-6 SR触发器次态卡诺图 返回 表5-4 SR触发器激励表 返回 S R 0 × 1 0 0 1 × 0 图5-7 SR触发器状态图 返回 表5-5 D触发器功能真值表 返回 D 说明 0 0 0 1 0 0 =0 1 1 0 1 1 1 =1 表 5-6 D触发器激励表 返回 D 0 1 0 1 图5-9 D触发器状态图 返回 图5-8 同步式D触发器逻辑图 返回 表 5.7 JK触发器功能真值表 返回 J K 说明 0 0 0 0 0 1 0 1 = 维持 0 1 0 1 0 1 0 0 =0 置“0” 1 0 1 0 0 1 1 1 =1 置“1” 1 1 1 1 0 1 1 0 = 与原状态相反 表5.8 JK触发器激励表 返回 J K 0 X 1 X X 1 X 0 图5-10 同步式JK触发器逻辑图 返回 图5-11 JK触发器状态图 返回 表5-9 T触发器功能真值表 返回 T 说明 0 0 0 = 0 1 1 1 0 1 = 1 1 0 第5章 触发器 5.1 概述 5.2 基本触发器 5.3 触发器的逻辑功能 5.4 时钟触发器的结构及触发方式 5.5 集成触发器及其应用 5.1 概述 在数字系统中不但需要对“0”、“1”信息进行算术运算和逻辑运算,还需要将这些信息和运算结果保存起来。为此,需要使用具有记忆功能的单元电路。能够存储0、1信息的基本单元电路称为触发器(Flip-Flop)。 触发器属于双稳态电路。任何具有两个稳定状态且可以通过适当的信号注入方式使其从一个稳定状态转换到另一个稳定状态的电路都称为触发器。所有触发器都具有两个稳定状态,但使输出状态从一个稳定状态翻转到另一个稳定状态的方法却有多种,由此构成了具有各种功能的触发器。 按照触发信号的控制类型,触发器可分为两种类型。 一类是非时钟控制触发器 它的输入信号可在不受其他时钟控制信号的作用下,按某一逻辑关系改变触发器的输出状态;另一类是时钟控制触发器,它必须在时钟信号的作用下,才能接收输入信号从而改变触发器的输出状态。时钟控制触发器按时钟类型又分为电平触发和边沿触发两种类型 下一页 返回 5.1 概述 5.1.1 触发器的性质 触发器是一种具有记忆功能,能储存1位二进制信息的逻辑电路。每个触发器都应有两个互非的输出端和,并且有两个基本性质: 1)在一定的条件下,触发器具有两个稳定的工作状态(“1”态或“0”态)。用触发器输出端Q的状态作为触发器的状态。即当输出Q=1、 =0时,表示触发器“1”状态,当输出Q=0、 =1,表示触发器“0”状态。 2)在一定外界信号作用下,触发器可以从一个稳定工作状态翻转为另一个稳定状态。 这里所指的“稳定”状态,是指没有外界信号的作用时,触发器电路中的电流和电压均维持恒定的数值。由于触发器具有上述的二个基本性质,使得触发器能够记忆二进制信号“1”和“0”,被用作二进制的存储单元。 上一页 下一页 返回 5.1 概述 5.1.2 触发器的分类 触发器的种类很多,主要有三种分类方式: 根据电路结构形式的不同,有基本RS触发器、同步RS触发器、维持阻塞触发器、主从触发器、COMS边沿触发器等。 2)根据触发器逻辑功能的不同,有RS触发器、JK触发器、T触发器、D触发器等。 3)根据有无时钟信号来分,有基本触发器和时钟触发器。 此外,根据存储数据的原理不同,还把触发器分成静态触发器和动态触发器两大类。静态触发器是靠电路状态和自锁存储数据的,而动态触发器是通过MOS管栅极输入电容上存储电荷来存储数据的。 上一页 返回 5.2 基本触发器 没有时钟脉冲输入端CP的触发器叫基本触发器。CP是时钟脉冲(Clock pulse)的缩写。基本RS触发器是一种最简单的触发器,是构成各种触发器的基础。 5.2.1 用与非门构成的基本触发器 如图5-1所示,为一个由两个“与非门”交叉耦合组成的基本触发器电路,它有两个互非输出端和,由两个输入端(称为置位输入端或置“1”端)和(称为复位输入端或置“0”端)。 当 =1、 =1时,不管此时触发器的状态是“1”还是“0”,触发器都能维持原来的状态不变。 当 =0、 =1时,不管触发器原来为什么状态,触发器状
文档评论(0)