第6章 信号的产生(大连理工大学).ppt

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
第6章 信号的产生(大连理工大学)

DS-1 0-9 ×1Hz DS-1 0-9 ×10Hz DS-1 0-9 ×100Hz DS-1 0-9 ×1KHz DS-1 0-9 ×10KHz DS-2 0-9 ×100 KHz DS-4 0-2 ×10MHz DS-3 0-2 ×1MHz 21~22 MHz 1.2~1.3 MHz 1.2~1.3 MHz 1.2~1.3 MHz 1.2~1.3 MHz 1.2~1.3 MHz ≈ 内插振荡器 0~1Hz 1.2~1.3MHz 9MHz 100KHz M (-) 101~92MHz 101~122 MHz 200Hz~30MHz × ÷ 5MHz 9MHz 1MHz 100KHz 2.5MHz S1 S2 S3 S4 S5 十进锁相式频率合成器组成框图 (2) 十进锁相合成单元 VCO PD LPF 1.8~2.7 MHz 100KHz 谐波 形成 Nfi DS-1原理框图 M1 (+) M2 (+) 9MHz 1.2~1.3MHz 基准 后一位合成单元 10.2~10.3MHz ÷ 10 12~13 MHz 1.2~1.3 MHz 倍频环 1)DS-1合成单元 2)DS-2合成单元 VCO PD LPF 1.8~2.7 MHz 100KHz 谐波 形成 Nfi DS-2原理框图 M1 (+) M2 (+) 9MHz 1.2~1.3MHz 基准 “×10KHz”单元输出 19.2~19.3MHz 21~22MHz 倍频环 ×2 18MHz 3)DS-3合成单元 VCO PD LPF 101~92 MHz 1MHz 谐波 形成 Nfi DS-3原理框图 倍频环 fi 4)DS-4合成单元 PD LPF VCO M (-) DS-2的输出 0:80MHz 加法混频环 21~22MHz DS-4原理框图 基准 倍频环 5MHz VCO PD LPF 谐波 形成 1:90MHz 2:100MHz 1:111~112MHz 2:121~122MHz 0:101~102MHz (3)输出频率的连续调节 为了使输出频率连续可调,频率合成器中加入了一个内插振荡器 VCO PD LPF 1.2~1.3 MHz 100KHz 谐波 形成 内插振荡器组成框图 基准 1 2 S + P 当选择开关S置于1时,内插振荡器是一个倍频环,它输出一个1.2MHz的固定点频,此时频率合成器只能输出离散频率。 当内插振荡器的开关S置于2时,VCO就作为一个频率连续可调的振荡器工作,调节电位器P,改变VCO的偏压,可使它的输出在1.2MHZ~1.3MHZ之间连续变化。 四、提高频率分辨力的锁相合成技术 1 提高频率分辨力的技术途径 对于倍频环而言,输出频率以增量fi变化,即合成器的频率分辨率等于fi。 合成器频率转换时间为 转换时间频率增量越小,转换时间越长。 在保证转换时间不变的前提下,提高频率分辨力的途径主要有: 多环频率合成法; 小数分频法。 矛盾 2 多环频率合成法 VCO PD LPF fo fi ÷N ÷M 提高频率分辨率的途径:采用后置分频器 2 多环频率合成法 三环PLL合成器 VCO PD LPF fB fi ÷NB ÷M VCO PD LPF - BPF fo VCOA PDA LPFA + ÷NA fA 3 小数分频法 小数分频是通过可变分频和多次平均的办法实现 例如要实现4.3的小数分频,只要在10次分频中作7(即10-3)次除4,3次除5就可以得到。又如,要实现6.32的小数分频,只要在每100次分频中作68(100-32)次除7,32次除8即可。 VCO PD LPF ui fi ÷N fo N存储器 F存储器 uo 脉冲 删除 接口 小数分频实现电路图 OVF ACCU 例: 分频比为4.3的实现过程 若分频比为4.3 ,则在输入信号的10个周期内,输出信号为43个周期。每一次循环过程中,在ui各周期内,累加器的值和其分频系数如表8-1所示。 序号 1 2 3 4 5 6 7 8 9 10 累加值 0.3 0.6 0.9 0.2 0.5 0.8 0.1 0.4 0.7 0 分频 系数 4 4 4 5 4 4 5 4 4 5 表8-1 输入信号每周期内的分频系数和累加值(分频比为4.3) 小数分频电路的改进 小数分频时,输入输出频率之比不是整数,使得鉴相器的输出出现阶梯电压变化,这个电压加到VCO上会使得合成器频谱变差。同时累加值(累加器ACCU中的存数)恰好也是与其一致的阶梯变化,因此将该数据进行D/A转换后加到PD的输出端就可以抵消该变化。 VCO PD LPF ur fr ÷N DAC fo N存储器 F存储器 uo 脉冲 删除 接口

文档评论(0)

yaocen + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档