数字电路逻辑设计第8章.pptVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
数字电路逻辑设计第8章

第八章 数/模和模/数转换 8.1 数/模转换器(DAC) 8.2 模/数转换器(ADC) 8.1 数/模转换器(DAC) 8.1.1 DAC的基本概念 在第一章我们已经介绍过,一个n位二进制数Dn-1 Dn-2 …D1 D0可以用其按权展开式表示为: (Dn-1 Dn-2 …D1 D0)2 = Dn-1 2n-1+Dn-2 2n-2+…D121+D020 从最高位Dn-1(Most Significant Bit,简写为MSB)到最低位D0(Least Significant Bit,简写为LSB)的权依次为2n-1、2n-2、…、21、20。 数模转换器(DAC)的输入是数字量,输出为模拟量,输出u0应与输入数字量的大小成正比。故有: u0=K(Dn-1 2n-1+Dn-2 2n-2+…D121+D020) 8.1.2 权电阻网络DAC 4位二进制权电阻网络DAC电路原理图如图8-1-2所示,由权电阻网络、4个电子开关、1个求和放大器和基准电压源提供的参考电压UREF组成。 8.1.3 T型电阻网络DAC 为了克服权电阻网络中电阻值相差过大的缺点,引入了T型电阻网络结构的DAC,其电路图如图8-1-3所示。电阻网络中只有R、2R两种阻值的电阻,给集成电路的设计和制作带来很大的方便。 8.1.4 倒T型电阻网络DAC 图8-1-5所示是4位倒T型电阻网络的数/模转换器,输入信号中为0的位,模拟开关被控制接通地,输入信号中为1的位,对应模拟开关被控制接通“虚地”点,即运算放大器的反相输入端。 8.1.5 DAC的主要技术参数 1.DAC的转换精度 一般用分辨率和转换误差来描述DAC的转换精度。 (1) 分辨率 分辨率可以用DAC输入端二进制数码的位数给出。位数越多,输出电压uo的取值个数越多,越能反映出输出电压的细微变化,分辨能力越强。 分辨率还可以用DAC电路能分辨的最小输出电压与最大输出电压之比来表示。根据式(8-1-4)有 分辨率=1/2n-1 (n为DAC输入端二进制数码的位数) 该值越小,分辨能力越高。 (2) 转换误差 转换误差常用输出满刻度(Full Scale Range,FSR)的百分数来表示,AD7520的非线性误差为±0.05%FSR,转换误差等于满刻度的万分之五。 2.DAC的转换速度 (1) 建立时间ts 从输入由全0变成全1时开始,到输出电压稳定在FSR±1/2LSB为止所需要的时间,称为建立时间。 (2) 转换速率SR 转换速率是指大信号工作状态模拟输出电压的最大变化率,通常以V/μs为单位。反映了电压型输出的DAC中输出运算放大器的特性。 8.2 模/数转换器(ADC) 8.2.1 模/数转换器的基本概念 1.采样、保持 采样保持原理电路如图8-2-1(a)所示,ui是输入的模拟信号,S(t)是采样脉冲,Ts是采样脉冲周期,tW是采样脉冲持续时间。图(a)的模拟开关S在tW时间,S(t)使开关接通,经开关采样后的输出uS=ui;在Ts- tW时间,S(t)使开关断开,uS=0。 采样就是对模拟信号周期性地抽取样值,使模拟信号变成时间上离散的脉冲串,但其幅值仍取决于采样时间内输入模拟信号的大小。 采样频率fS(1/Ts)越高,采样越密,采样值就越多,其采样信号uS的包络线就越接近于输入信号的波形。 2.量化、编码 采样保持得到的信号在时间上是离散的,幅值可以有无穷多个,仍属模拟量范畴。任何一个数字量的大小只能是某个最小数量单位的整数倍,因此是不连续的。 量化过程只是把模拟信号按量化单位作了取整处理,需要用代码表示量化值,如二进制码、二—十进制码等,这样的过程称为编码。常用的编码是二进制编码。 8.2.2 并联比较型ADC 1.电路结构 图8-2-3所示是三位并联比较型ADC的电路图,它是由比较器、寄存器和优先编码器组成。输入为模拟电压,输出为三位二进制数码D2D1D0,假定输入的模拟电压Ui是取样—保持电路的输出电压,则采用有舍有入的量化方法,即四舍五入法。 2.工作原理 当S(t)=0时,采样—保持电路提供一个稳定的采样电压值,作为Ui送入比较器,使它在保持时间内进行量化。量化后的值,在S(t)上升沿来到时送入D触发器寄存,并由优先编码器产生相应的二进制数码输出。 8.2.3 逐次逼近型ADC 逐次逼近型ADC原理与天平称量重物类似。 逐次逼近型ADC由比较器、D/A转换器、寄存器、时钟脉冲源和控制逻辑五个部分组成。 逐次逼近型ADC,从MSB开始,顺序地对每一位将输入电压与内置DAC的输出进行比较,得到输出数字值,其转换速度比并联比较型的慢。但输出位数较多时,逐次逼近型ADC的电路规模要

文档评论(0)

celkhn0303 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档