- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
EDA课程设计 十进制加法器
燕山大学
课 程 设 计 说 明 书
题目: 十进制加法计数器
学院(系): 电气工程学院
年级专业:
学 号:
学生姓名:
指导教师:
教师职称:
燕山大学课程设计(论文)任务书
院(系):电气工程学院 基层教学单位:电子实验中心
学 号 学生姓名 专业(班级) 设计题目 十进制加法器 设
计
技
术
参
数
●在数码管上显示加数、被加数和结果
●设置加数和被加数,当加数和被加数超过9时均按0处理
设
计
要
求
●在4个数码管显示加数、被加数和结果
●分别用4个拨码开关设置加数和被加数
●当加数、被加数超过9时,蜂鸣器报警5秒
工
作
量 ●学会使用Max+PlusII软件和实验箱
●独立完成电路设计,编程下载、连接电路和调试
●参加答辩并书写任务书 工
作
计
划 了解EDA的基本知识,学习使用软件Max+PlusII,下发任务书,开始电路设计;
学习使用实验箱,继续电路设计;
完成电路设计;
编程下载、连接电路、调试和验收;
答辩并书写任务书。 参
考
资
料
《数字电子技术基础》.阎石主编.高等教育出版社.
《EDA课程设计B指导书》. 指导教师签字 基层教学单位主任签字 金海龙 说明:此表一式四份,学生、指导教师、基层教学单位、系部各一份。
目 录
第1章 摘要…………………………………………………………………………………4
第2章 十进制加法器设计说明……………………………………………………………5
2.1 设计思路………………………………………………………………………………5
2.2 流程图…………………………………………………………………………………5
2.3 模块介绍………………………………………………………………………………6
2.4 真值表…………………………………………………………………………………6
第3章 原理图分析 ………………………………………………………………………11
3.1 整体原理图 …………………………………………………………………………11
3.2 输入转换部分设计 …………………………………………………………………12
3.3 蜂鸣器部分 …………………………………………………………………………12
3.4 加法器部分 …………………………………………………………………………13
3.5 B-BCD(二进制转换为BCD码)…………………………………………………………………………………………………………………………14
第4章 波形仿真图及结果分析 …………………………………………………………16
第5章 管脚锁定及硬件连线 ……………………………………………………………21
第6章 总结 ………………………………………………………………………………22
参考文献 ……………………………………………………………………………………23
燕山大学评审意见表 ………………………………………………………………………24
摘 要
十进制加法器可由BCD码(二-十进制码)来设计,它可以在二进制加法器的基础上加上适当的“校正”逻辑来实现,该校正逻辑可将二进制的“和”改变成所要求的十进制格式。n位BCD码行波式进位加法器由n级组成,每一级将一对4位的BCD数字相加,并通过一位进位线与其相邻级连接。在十进制运算时,当相加二数之和大于9时,便产生进位。用BCD码完成十进制数运算时,当和数大于9时,必须对和数进行加6修正
第二章 十进制加法器设计说明
2.1 设计思路
根据项目要求设计的十进制加法器有两个输入,及加数和被加数,分别是用四个拨码开关表示的四位二进制数,即输入的范围为0到15;有一个输出,即两个加数相加的结果。加数、被加数和结果都需要显示在动态数码管上,并且,加数或被加数若大于9,则蜂鸣器报警5秒钟,且显示为0.
根据要求,设计加数和被加数的合法范围为0到9,故当输入的加数大于9的时候需要将其统一变换成0。这里我们使用7485四位数字比较器和相应的组合逻辑电路,将输入的加数和1001B(即9)做比较,如果其小于9,就输出原数作为加数;如果其大于9,就输出0000B(即0)作为新的加数。
处理过的加数、被加数分别接入74283四位超前进位加法器的各个引脚,相加后的四位输出结果SUM1-SUM4连同进位输出cout,是一个五位的二进制数,cout是其高位。输出的五位二进制数需要
您可能关注的文档
最近下载
- 92010083-A02-(金鼎 CoolMaster R410A2.0风冷系列室内机用户手册-触摸屏).pdf VIP
- 临床药物治疗学(暨南大学)临床药物治疗学绪论.ppt VIP
- 安全操作规程培训课件.ppt VIP
- 化工设备机械基础1(2学时) 幻灯片.ppt VIP
- 临床药物治疗学第01章_论精美生物医学.ppt VIP
- 急诊危重症患者院内转运共识———标准化分级转运方案.pdf VIP
- 带状疱疹后神经痛研究进展.docx VIP
- 红楼梦之十二金钗完美攻略.pdf
- 智能配电网故障快速识别及处置方法的深度剖析与实践探索.docx VIP
- 《旅游企业财务管理》 教案全套 项目1--10 旅游企业财务管理概述---旅游企业预算管理.doc
文档评论(0)