网站大量收购独家精品文档,联系QQ:2885784924

李志杰 论文初稿.doc

  1. 1、本文档共17页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
李志杰 论文初稿

目录 第一章 绪论…………………………………………….……...- - 1.1摘要………………….………………………………..…..…- - 1.2关键词…………………….……….………….……….…..…- - 1.3引言…………………….……………………….…….…..…- - 第二章 时序逻辑电路……………………………………….…...- - 2.1时序逻辑电路的基本概念…………………….………….…..…- - 2.2时序逻辑电路的组成…………………………………….……..- - 2.3时序电路的基本单元……………………………………….…. - - 2.4时序逻辑电路的表示方法……………………………….………- - 第三章 时序逻辑电路的分析…………………………………...…- - 3.1时序逻辑电路的分析方法…………..……..……………..….…. - - 3.2同步时序逻辑电路的分析………………………………..…….. - - 3.3异步时序逻辑电路的分析……………………….............………- - 第四章 时序逻辑电路的设计…..………….…...………….……... - - 4.1设计同步时序逻辑电路的一般步骤………..…..….…………….. - - 4.2同步时序逻辑电路设计举例……………………………….….... - - 第五章 总结………………………………………….…….…..- - 时序逻辑电路的设计 第一章 绪论 1.1 摘 要:时序逻辑电路设计是《数字电子技术》课程中一个难度大、综合性高的部分,它综合了组合逻辑电路和时序逻辑电路的内容。在进行状态机设计时,随着输入逻辑变量的增加,状态数目将呈指数倍急剧增加,这会使整个设计变得复杂且容易出错。以一个延时开关控制器的设计为例,提出了一种状态机输入变量简化的方法,降低了设计过程的复杂程度。 关键词:时序逻辑电路延时开关状态机化简D触发器 引 言时序逻辑电路的分析和设计是自动化、电气、通信、电子等电类专业必须掌握的重要专业基础,是《数字电子技术》的核心内容、学习的重点和难点。只有通过对它的研究与实践,才能真正具有设计数字电路的能力。(1)根据设计要求,建立原始状态表或状态图。  (2)对原始状态表或状态图进行化简。  (3)对化简后的原始状态表或状态图,进行状态分配和编码,得到二进制编码形式的状态表或状态图。  (4)选定触发器类型,根据电路的状态确定所需的触发器的个数;根据状态表导出状态方程和输出方程,再推出驱动方程。  (5)根据输出方程及驱动方程设计出逻辑电路图。  (6)判断电路能否自启动,如不能,需重新设计。   以上是基本步骤,实际中有时可以简化。同步时序逻辑电路的设计方法可按以下几个步骤进行:设计要求;原始状态图;最简状态图;状态分配;选定触发器类型,求出状态方程、驱动方程和输出方程;画逻辑电路图并检查能否自启动。通过对延时开关电路这一具体实例的设计,对时序逻辑电路设计的一般规律、原则、方法及步骤作了探讨和研究。 组合逻辑电路 —— 组合电路 数字逻辑电路 时序逻辑电路 —— 时序电路 功能上:任何时刻的稳定输出,不仅与该 时刻输入有关,还与电路原状态有关,即 时序逻辑电路 与以前的输入有关。 结构上:由组合电路和存贮电路组成。 2.2 时序逻辑电路的组成 一、模型 二、时序电路分类 1.按有无统一时钟脉冲分 同步—— 有统一CP,状态变更与CP同步。 异步—— 无统一CP,状态变更不同步,逐级进行 2.按输出信号特点分 米里型—— 输出信号不仅与存贮状态有关,还与外部输入有关。 莫尔型—— 输出信号仅与存贮状态有关。 3.按通用性功能分 典型时序 —— 移存器、计数器、序列信号发生/检测器 一般时序—— 任意时序逻辑命 2.3 时序逻辑电路的基本单元 一、 基本触发器的基本特点 1.具有两个稳定状态,用来表示逻辑状态0和1,或二进制数的0和1。 2.在一定触发器信号作用下,可以置成1态或0态。 电路结构:基本RS、同步RS、主从触 发器、维持阻塞、CMOS边沿 3. 触发器种类 逻辑功能:RS触发器、D触发器、 JK触发器、T触发器 二、 基本RS触发器 1.逻辑功能: 触发器状态不变 触发器置0,并保持 触发器置1,并保持 触发器状态失去互补 且当输入信号同时消失,即同时变为1时,触发器状态不定 2.基本RS触发器特性表 三、

文档评论(0)

asd522513656 + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档