ch5 同步时序逻辑电路的设计 数字电子技术 知识基础 .pptVIP

ch5 同步时序逻辑电路的设计 数字电子技术 知识基础 .ppt

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
ch5 同步时序逻辑电路的设计 数字电子技术 知识基础 .ppt

画逻辑电路图;Z;Z;第一节 时序集成模块的国标符号;本章的教学目标;国际电工委员会标准IEC617-12;控制块接收的输入信号有:控制输入 置数、计数、 移位、使能、 清零及时钟。;时序块产生的信号:数据输出 计数、移位状态 ;第一节 时序集成模块的GB/T 4728.12-1996国标符号;GB/T4728.12-1996相互关系功能;第一节 时序集成模块的GB/T 4728.12-1996国标符号;第一节 时序集成模块的GB/T 4728.12-1996国标符号;第一节 时序集成模块的GB/T 4728.12-1996国标符号;第一节 时序集成模块的GB/T 4728.12-1996国标符号;第二节 计数器;二、计数器的分类; 部分常用集成计数器 ; 中规模异步计数器;第二节 计数器; ? 0 ? ? ? ? ? ? ? 0 0 0 0 ↑ 1 0 ? ? D3 D2 D1 D0 D3 D2 D1 D0 ? 1 1 0 ? ? ? ? ? 保  持 ? 1 1 ? 0 ? ? ? ? 保  持 ↑ 1 1 1 1 ? ? ? ? 计  数;第二节 计数器; 四位二进制同步计数器——74163 ;第二节 中规模计数器; 四位二进制同步计数器——逻辑功能比较; 四位二进制同步计数器——逻辑功能扩展;CTRDIV16;例1:设计一个M=10的计数器。; 四位二进制同步计数器——逻辑功能扩展;例2: 同步预置法设计 M=24 计数器。;连接成任意模M 的计数器;例3: 分析图示电路的功能。;连接成任意模M 的计数器;M=10 计数器; 若干片同步计数器组成同步计数链时,就要利用计数控制端CTT、CTP传递进位信号。 ;第二节 计数器;三、中规模异步计数器;3和G3相关联。;74193功能表; —— 连接成任意模M 的计数器;CTRDIV16;方法二:采用异步预置、减法计数; —— 连接成任意模M 的计数器;例8: 用74193设计M=147 计数器。;M = (147)10 =2;第二节 计数器;二、四位二进制可逆计数器—CT74193 ;二、四位二进制可逆计数器—CT74193 ;?

文档评论(0)

yuzongxu123 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档