- 99
- 0
- 约1.98千字
- 约 4页
- 2018-11-26 发布于江西
- 举报
重庆理工大学6数字电子技术试卷C
得分 阅卷人
一、填空题5 分,每空 1 分)
1、
2、ROM/RAM容量的扩展通常有 、 、 三种方式。
3、构成1024ⅹ16位的存储器需要 片256ⅹ4位的芯片。
4、有一八位倒T型电阻网络DAC,已知=10V,当输输出的电压值为 V。
5、同步触发器在一个CP脉冲高电平期间发生多次翻转,称为 现象。
6、二进制示的十进制数为 ,相应的8421BCD码为 。
7、D触发器的特征方程为 ,JK触发器的特征方程为 ,T触发器的特征方程为 。
8、逐次逼近型ADC的数码位数越多,转换结果越 ,但转换时间越 。
得分 阅卷人 二、单项选择题(本大题共 20 分,每小题 2 分)
1. 若输入变量A、B全为1时,输出F=1,则其输入与输出的关系是( )。
A. 异或 B. 同或 C. 或非 D. 与或
2. 用n个触发器构成计数器,可得到最大计数长度是( )。
A. n B. 2n C . 2n D. 2n-1
能实现分时传送数据逻辑功能的是( )。
A. TTL与非门 B. 三态逻辑门 C. 集电极开路门 D. CMOS逻辑门
4. 逻辑表达式A+BC=( )。
A. A+B B. A+C C. (A+B)(A+C) D. B+C
5. 在下列逻辑电路中,不是组合逻辑电路的是( )。
A. 译码器 B. 编码器 C. 全加器 D.寄存器
6. 要使JK触发器的输出Q从1变成0,它的输入信号JK应为( )。
A. 00 B. 01 C. 10 D. 无法确定
7. 最小项的逻辑相邻最小项是( )。
A. B. C. D.
8. 组合电路设计的结果一般是要得到( )。
A. 逻辑电路图 B. 电路的逻辑功能 C. 电路的真值表 D. 逻辑函数式
9. 如果触发器的次态仅取决于CP( )时输入信号的状态,就可以克服空翻。
A. 上升(下降)沿 B. 高电平 C. 低电平 D. 无法确定
10. 十六路数据选择器,其地址输入端有( )个。
A. 16 B. 2 C. 4 D. 8
三、判断题10 分,每小题2 分)
得分 阅卷人
( )1、时序逻辑电路的输出状态与前一刻电路的输出状态有关,还与电路当前的输入变量组合有关。
( )2、555集成定时器在正常工作时,应该将外部复位端接高电平。
( )3、同步时序逻辑电路中的无效状态是由于状态表没有达到最简所造成的。
( )4、RAM掉电后数据易丢失,而ROM掉电后仍能保持数据。
( )5、普通TTL与非门的输出端允许直接相连,实现线与。
得分 阅卷人
四、化简题15 分,每小题 5 分)
1. 用代数法化简:F=
2. 用卡诺图法化简:Y(A,B,C,D)=∑m(0,1,4,6,9,13)+ ∑d(2,3,5,7,11,15)
3. 用卡诺图法化简:Y=
得分 阅卷人
五、画图题10 分,每小题 5 分)
试用下左图八选一数据选择器74LS151产生逻辑函数。
已知具有传输时间差的负边沿JK触发器各输入端的电压波形如下右图所示,试画出和的波形。设触发器初始状态为0。
得分 阅卷人
六、分析题30 分)
1、试分析下图所示的时序逻辑电路,画出状态表,状态转换图和时序图并说明功能。(1 8分)
2、试分析下图逻辑电路,写出逻辑表达式和真值表,表达式化简后再画出新的逻辑图。(12分)
IJ Q
CI
IK Q
IJ Q
CI
IK Q
IJ Q
CI
IK Q
FF0
FF1
FF2
CP
您可能关注的文档
最近下载
- 2025年拍卖师处理委托人疑虑与期望管理的咨询方法专题试卷及解析.pdf VIP
- 用户手册_财务_第二册.doc VIP
- 机场商业业态的智能布局与旅客消费行为引导策略.pdf VIP
- 2025年无人机驾驶员执照飞行日志中起降数据的记录与分析专题试卷及解析.pdf VIP
- 2025年无人机驾驶员执照安全审计绩效评估专题试卷及解析.pdf VIP
- 2025年AWS认证CloudWatch警报全生命周期管理与持续优化专题试卷及解析.pdf VIP
- 2025年演出经纪人艺人合同中的合同履行中的法律文书存储专题试卷及解析.pdf VIP
- 《哲学的指引 :斯多葛哲学的生活之道》马西莫·匹格里奇【文字版_PDF电子书_下载】.pdf VIP
- 低温等离子体多功能手术系统技术参数.docx VIP
- 用户手册_财务_第一册.doc VIP
原创力文档

文档评论(0)