超高清视频编码器中分像素运动估计vlsi架构设计及实现-vlsi architecture design and implementation of sub-pixel motion estimation in ultra-high definition video encoder.docx

超高清视频编码器中分像素运动估计vlsi架构设计及实现-vlsi architecture design and implementation of sub-pixel motion estimation in ultra-high definition video encoder.docx

  1. 1、本文档共63页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
超高清视频编码器中分像素运动估计vlsi架构设计及实现-vlsi architecture design and implementation of sub-pixel motion estimation in ultra-high definition video encoder

摘 要随着科技的发展,尤其是集成电路工艺技术的发展,越来越复杂的电子系统应用也 渐渐的出现在人们的生活中,带给人类更加完美的个人体验。同样,人类对视频效果的 要求随着技术的发展也在不断的提高,从 DVD 格式到 SDTV 再到 HDTV,目前超高清 视频也正渐渐地成为主流,本文正是基于这样一个背景,对基于 H.264/AVC 标准的超高 清视频编码器中关键模块——分像素运动估计模块进行了研究和 ASIC 设计。分像素运动估计技术可以为H.264/AVC编码标准带来 4+dB PSNR的编码性能的提升 [14],但是由于采用了多参考帧、可变大小块以及 1/4 像素精度的运动估计等技术,致使 其占用了整个运动估计的 45%的运算复杂度,本文对传统设计架构进行了分析,提出了 一种全新的分像素运动估计VLSI架构。传统架构中多采用单输入通道插值器结构,此结 构在进行换块过程中会存在 6 个cycles的浪费,因此也就保证不了下面SATD(Sum Absolute Transformed Difference)计算模块的数据吞吐量,为此本文提出了一种硬件复用 的双输入通道的插值器结构,此结构可以解决 6 个cycles浪费问题的同时也可以提高数据 吞吐量。本文还利用 8x8/4x4Hadamard变换的复用关系采用 8x8Hadamard变换结构取代 传统的 4x4Hadamard变换结构,此结构可以自适应的根据大小块来选择 8x8 变换还是 4x4 变换,这种自适应变换可以提高编码效率,此外,本文还利用了Hadamard变换的线性关 系将SATD由做差-变换-绝对值求和的顺序改成了变换-做差-绝对值求和,这一改变为本 文提出的一行两列Hadamard变换结构创造了条件,此结构可以将传统的由 9 个一行一列Hadamard变换结构组成的SATD计算模块减少到 7 个Hadamard变换组成的SATD计算模 块,从而减少了硬件资源。同样,本文再次利用Hadamard变换的线性关系来计算 1/4 像 素精度的SATD值,从而将原先的从插值-SATD计算-最佳搜索点选择缩短到最佳搜索点 选择这一过程,解决了由原先的先 1/2 搜索后 1/4 搜索的二次迭代致使时钟翻倍的问题。最终,本设计用 VerilogHDL 进行了实现,并在 SMIC130nm CMOS 工艺下进行了综 合,综合结果显示本设计占用了 327.6K 与非门硬件资源,最大运行频率可达 330MHz。 仿真结果显示本设计最高可支持 6 模式的 4Kx2K@30fps 和全模式的 4Kx2K@24fps 的实 时视频编码。关键字: 分像素运动估计,H.264/AVC,超高清视频编码,VLSIABSTRACTWith the development of techniques, especially the technology in integrated circuits, the applications of more and more complicated electronic products are entering into people’s every day’s life with more perfect personal experience. Similarly, people are increasing their requirements to visual effect, from DVD format to SDTV, and then to HDTV. Now, Ultra High Definition videos are on the way to be common. Based on this background, this paper focuses on the resource of fractional motion estimation (FME) and its ASIC design, which is one of the key modules in H.264/AVC standards, used in ultra-high definition video encoder.FME can improve the encoding performance more than 4dB PSNR for H.264/AVC, but since it adopts many techniques, such as multiple reference frames, variable size blocks and 1/4-pel precise motion estimation, and so on, it w

您可能关注的文档

文档评论(0)

peili2018 + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档