基于XC2C64A无线录井绞车信号检测电路设计.docVIP

基于XC2C64A无线录井绞车信号检测电路设计.doc

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
基于XC2C64A无线录井绞车信号检测电路设计

基于XC2C64A无线录井绞车信号检测电路设计   摘要:采用XC2C64A芯片设计了无线录井系统中绞车传感器的信号检测(包括鉴相、倍频和计数等)电路,给出了电路设计图、仿真波形和测试结果。现场试验表明,该电路采用集成化设计,降低了系统功耗,减少了PCB板面积,而且提高了系统可靠性,满足电池供电无线录井系统的使用要求。   关键词:绞车传感器;信号检测;XC2C64A      引言      在录井仪器中,深度系统是最重要的部分,离开了深度系统中的井深,仪器中大部分参数都将失去意义。而在深度系统中,大钩高度的测量是最为关键的。通过绞车信号的实时数据检测,可得到与大钧高度相关的绞车脉冲信号计数值,将该值传人上位机,通过相应的计算可以得到实时的井深。   同时,基于太阳能和蓄电池供电的无线录井数据采集与传输系统要求现场绞车信号检测电路必须具有低功耗、小尺寸和抗干扰性强的特点。因此,采用分离元器件所设计的传统的绞车信号测量电路就不能满足无线录井系统的这些特殊要求。      美国Xilinx公司的CoolRunner II系列CPLD芯片XC2C64A结合XC9500系列的高速度、方便易用和XPLA3系列的超低功耗等优点,具有低功耗、高密度、在系统可编程和抗干扰能力强等特点,在一颗芯片上就可以代替多颗传统逻辑芯片来实现复杂的组合与时序逻辑控制,能够达到低功耗、小尺寸和抗干扰性强的优良性能。      无线录井绞车信号检测电路的设计与实现      绞车顺时针旋转时,传感器输出A相波形超前B相波形90度;逆时针旋转时,输出A相波形滞后B相波形90度。其后的鉴相(方向鉴别)、倍频和计数就是基于如上输出的两相脉冲信号。   绞车信号检测电路的整体结构(图1),包括绞车信号的整形、隔离、鉴相、倍频、计数和数据读取接口等部分。   信号A和信号B是来自绞车传感器的相位差90度的两路脉冲信号,先经过第一次施密特整形,抑制现场干扰和线路衰减引起的脉冲波形畸变,转换为标准的脉冲信号;然后经数字隔离器进行电气隔离,隔离电路一方面对后面的电路起保护作用,另一方面起电压变换的作用,将信号转换为3 3V标准电压的脉冲信???;再经过第二次施密特整形电路进行整形,此次整形的主要目的是将两路脉冲信号的波形进行变换,产生A、B、AA(A的反相)和BB(B的反相)四路信号。   经第二次整形后,A、B两路信号经过单稳态触发器,在其上升沿和下降沿处分别进行触发,得到四个窄脉冲信号AU、AD,BU、BD。   得到的A、B、AA、BB、AU、AD、BU、BD共8路信号输入到CPLD XC2C64A,进行倍频、鉴相和计数等处理,并在单片机的控制下对数据进行输出或清零。      根据如上的设计原理,采用Xilinx公司的EDA软件ISE和模块化设计的方法设计了无线录井绞车信号的检测电路,其顶层设计电路如图2所示,该电路包括两个子模块:倍频、鉴相子模块jch_4f_dir,具有4倍频和方向鉴别功能;16位二进制可控加减计数与数据接口子模块countud,具有加/减计数(由方向鉴别信号控制)和MCU选择读取高/低8位计数数据等功能。该电路在XC2C64A-7VC44I器件上进行了下载测试。   A、B、AA、BB、AU、AD、BU、BD共8路信号经过如图3中左侧所示的倍频电路,产生4倍频的脉冲信号,给后面的计数器提供计数时钟信号;如图3中右上侧所示的由与非门组成的RS触发器,是鉴相(方向鉴别)电路,可以得到反映绞车传感器A、B两相信号到达先后的方向信号A_B_DIR。假设绞车正转,A超前B,A_B_DIR=1;绞车反转,B超前A,A_B_DIR=0。   鉴相(方向)信号A_B_DIR一方面连接到二选一数据选择器的选择输入端s0,用来控制A4F_OUT和B4F_OUT选通到如图2右侧所示的计数器countud进行计数,当A_B_DIR=I(A超前B)时,clk=A4F_OUT(有脉冲输出);当A_B_DIR=0(B超前A)时clk=B4F_OUT(有脉冲输出);同时,A_B_DIR也控制计数器进行加法(A_B_DIR=0)或减法(A_B_DIR=I)计数。   16位二进制加/减计数器的主要功能设计描述如下所示(采用Verilog HDL)。其中,clk是计数时钟输入端,clr是异步清零端,dir是加减计数控制端:dir=l,减法计数,dir=0,加法计数;sel是计数数据读取控制端,由单片机给出的选择信号实现高8位、低8位的计数数据输出,sel=0,低8位,sel=1,高8位。      无线录井绞车倍频、鉴相与计数电路的仿真测试      在Xilinx的ISE环境下对倍频、鉴相子模块jch_4f_dir的仿真波形

文档评论(0)

189****7685 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档