周立功笔试的资料集.docVIP

  • 2
  • 0
  • 约2.89千字
  • 约 10页
  • 2018-06-29 发布于福建
  • 举报
周立功笔试的资料集

简答题: 进制转换(二-十,十-十六进制转换,注意带小数十进制数转二进制,BCD码的转换) 答:BCD码,又称8421码,四位;十制小数转换成二进制,乘2处理。 单片机C51 用idata 及xdata 定义变量的存放区域 及其汇编指令 答: 位运算 (置位 清零 取反) 将a.2清零,其他位不变,语句 将a.2置位,其他位不变,语句___ 将a.2取反,其他位不变,语句 卡诺图化简法求出最简式。基本的卡诺图化简为最简与或式 ’B+AB=B(A’+A)=B 看门电路写出函数式。 答:与门:Y=AB 或门:Y=A+B 与非门:Y=(AB)’ 或非门:Y=(A+B)’ 非门:Y=A’ 异或门:Y=A’B+AB’ 同或门:Y=A’B’+AB 亚稳态解释和解决办法 答:触发器无法在规定的时间内达到一个稳定的输出电平状态,解决的方法:用反应快的触发器,降底时钟的频率,改善时钟质量,引入同步机制。 CPLD和FPGA的主要区别。 答: 1.结构上的不同 2.集成度不同 CPLD:500---50000门 FPGA:1K----10M门 3.应用范围不同 CPLD逻辑能力强而寄存器少(1K左右),适用于控制密集型系统; FPGA逻辑能力较弱但寄存器多(100多K),适用于数据密集型系统. 4.使用的方法不同 CPLD是EEPROM,FPGA是SRAM工艺. 同相输出 反相输出 用门电路设计3位格雷码转换为自然二进码电路,要求画出电路图(给出格雷码状态图),要求画出设计电路图 序号 格雷码(A,B,C) 二进码(Ya,Yb,Yc) 0 000 000 1 001 001 2 011 010 3 010 011 4 110 100 5 111 101 6 101 110 7 100 111 答:格雷码,最左边一位的状态按0110开始,右边第二右边第三位0000111111110000,第四位…… 输出方程: Ya=A Yb=A’B+AB’=A⊕B Yc=A⊕B⊕C 二进D触发器狗成的同步电路,要求写出驱动方程,状态方程,输出方程,画出状态转移图。(类似 数电阎石版 P265 例6.2.3) 答: 验动方程:D1= D2= 状态方程:Q1*= Q2*= 输出方程:Y= 状态转换表:状态转换图:[输入]/[输出] 用单片机实现从串口读取四字节的数与固件中的四字节的常数比较,若相等,暂停6S后控制电机工作.继续读取,比较..要求画出电路及写出代码 一个8比特的数,要求编写一端C程序实现位倒序功能.如:a=b0b1b2b3b4b5b6b7,编程实现a=b7b6b5b4b3b2b1b0(要求实现的速度尽可能的快)。 英译汉,是单片机方面的; 设计一个四分频电路,用D触发器; 设计一个译码电路用单片机89C51设计一个驱动LED的电路(要求用P1.0),还有汇编程序; 画出一个状态机(自动售邮票,一次投币1元或5角,邮票2元)。 答: 三极管基础知识(放大区,截至区,饱和区) 答: 并联RC变换成串联RC,一个电阻与电容的串联将其等效为电阻与电容的并联,要求推导 四个二极管和四个三极管搭接的桥型电机驱动电路, 控制四个三极管的C,用单片机写出程序.和四个二极管作用,还有2个接在电源上的电容的作用 答: 电容的作用:电源去耦电容,即降低电源对GND的交流阻抗。小容量的电容器是在高频情况下降低阻抗作用,所以如果不配置在电路近邻,则电容器的引线增长,由于引线本身的阻抗,电源的阻抗不能降低。 一个数组,已排序.要求给出数组首位置,长度,要查找的数值..... int find(char n,char *a,char len,char *nsr) 答:char find(char N,char *a,char len,char *snr) // len=127 { char low,high,middle; low = 0; high = len - 1; while(low = high) { middle = (low + high) 1; if(N == a[middle]) { *snr = middle; return 1; } else if(N a[middle]) low = middle + 1; else high = middle - 1; } return 0; } 算法题:数据排序最优时间有关三极管饱和截止的,提出了输出电压与电流的要求,求两个电阻的取值用555定时器搭建的多谐振荡器,充放电时间由

文档评论(0)

1亿VIP精品文档

相关文档