- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
最优设计,助造最优中国芯
无锡华大国奇科技有限公司(Qualchip Technologies, Inc.)是中国华大集成电路设计集团公司北京华大九天软件有限公司(华大九天)全额注资,于无锡市滨湖区无锡(国家)工业设计园成立的国资背景的高端集成电路设计生产服务企业。目前除无锡总部外,国奇科技在上海、北京、深圳和香港分别设有SoC研发和营运中心。
国奇科技以“最优设计,助造最优中国芯!”为使命,以“一次量产成功”为承诺,以“最优面积、最优性能、最优功耗、最优质量和最优良率”为目标来达到并超越客户对产品质量、信实服务、生产成本、快速量产的期望,促进其产品快速为市场所广泛接受,并使国奇科技成为其最为信赖的设计生产服务合作伙伴。
记者:谷总您好!非常荣幸有机会对您进行采访.能否请您先介绍一下贵公司的具体情况?
谷总:国奇科技2009年9月注册,去年才开始真正意义上的经营, 营业收入2200多万人民币,今年会到5000万左右。目前,公司员工约一百人,近期还在招兵买马,人员结构很完善:研发人员大部分有海外或海外公司背景,平均学历硕士;设计技术覆盖180nm到28nm范围,到现在为止生产性流片代表案例为55nm,一次性量产成功或直接量产成功可以保证。我们集中力量追求成功,目前也实际达到了百分之百成功。我们坚决不作恶性竞争,曲高和寡,能否真正做到百分之百成功可能会遭质疑,所以国内外没有人这样承诺。我们郑重做出这样的承诺――保证直接一次性量产成功,也是作为市场区隔的一种武器。
记者:在前不久召开的“通信集成电路会议”上,您向业界做了一个题为“有直接量产成功保证的集成电路设计服务“的专题演讲,请您阐述一下确保一次流片量产成功与一次流片功能实现两者之间有什么区别?
谷总:实现一次流片成功、做个试验片好多人都能做到,通常这一步只为实现功能,设计目的达到就可以了。而确保一次流片量产成功是直接要满足市场上各种具体要求,是要拿到市场上销售的。做到一次性流片量产成功具体看以下几项:(1)芯片面积是否足够小。(2)每一个芯片的功能、性能是否完全达到,是否完全满足这款产品在市场的适用性。(3)功耗是否做到了足够低。对于一款新片而言,在同样的芯片面积、同样的功能与性能保证下,谁做的功耗越低就越具有竞争性。(4)可靠性问题。业界普遍不太关心这个问题,而我们不同,我们认为这也是设计问题,量产成功一定要有确定的可靠性指标。(5)芯片的良率。工艺没有意外波动的情况下,好的设计是可以保证比较高的良率的。
记者:贵公司是如何帮助IC设计企业来实现一次流片量产成功的?
谷总:主要由前端设计和后端设计两方面来保证:
前端设计一般被业界认为是客户自己的事,与后端提供设计服务的公司无关,但我们不这么认为。通常是委托方将前端设计的结果(门级网表加上约束条件),交给设计服务方做成一个版图,前端设计过程的对与错即网表的对与错与设计服务公司无关;这是我们过去20多年设计服务公司形成的套路。这样只能保证50%以上的成功率。我们认为这样不够,我们认为直接一次量产成功才是我们与客户的共同追求。具体说起来我们在前端设计阶段对客户项目进行7个方面的梳理:(1)时钟信号(时钟模块)。绝大部分客户项目中的时钟模块都有我们的建设性建议,因为后端物理实现和客户理想时钟之间会有差异,并且大的系统时钟很复杂,所以时钟模块很重要。(2)检查全局性信号如置位复位信号等。很多人在设计中采用了异步复位,但对一些细节如什么时候结束却并不清楚。大的SOC系统复位信号非常复杂,往往这个时候我们就能在设计中发现不少问题。(3)时序关系,也叫时序约束关系。检查整个系统时序的完整性、合理性,而这需要有做过物理实现的、处理过大芯片多系统的、有丰富经验的设计服务公司才行。(4)RTL 规范化处理。一个大型系统设计通常都是团队合作,不同的设计人员由于经历、经验、背景不同使得编写风格不统一,每部分单独看都没有问题,但放在一起可能就没法正常工作,这个时候要有一个系统的编码风格和有经验的技术专家从全局的角度把握整个设计;经FPGA验证过的RTL只反映算法实现的正确性,而并不能保证物理上可综合、可实现,这是因为从FPGA代码转为SoC代码后仍然还有一些地方需要进行调整,否则最后得到的芯片还可能无法正常工作。(5)芯片功耗的降低。如今低功耗已成为所有人关注的焦点之一,虽然功耗大小与后端设计以及制造工艺有一定关系,但我们认为后端对省电只能起到20%的作用,80%要靠前端设计来实现,如时钟设计、RTL模块管理等都与功耗有非常密切的联系。我们协助客户在前端设计及后端设计进行双管齐下的功耗优化。(6)合理的可测试性设计(DFT)方案。我们坚持对每一个芯片都做可
您可能关注的文档
最近下载
- 2022年宜春职业技术学院招聘笔试真题含答案详解.docx VIP
- 印花税法解读课件PPT.pptx VIP
- 信息安全培训课件银行.ppt VIP
- 2025年高速公路收费员考试题(附答案+解析).docx VIP
- 抗高血压药物的分类应用抗高血压药物的分类及应用.doc VIP
- 2024年宜春职业技术学院招聘笔试真题含答案详解.docx VIP
- 光伏发电能源项目.docx VIP
- 重症肌无力护理业务学习.pptx VIP
- Razer雷蛇雷蛇幻影战狼 V3 竞技版 8K PC专用 RZ06- 05550 支持和常见问题解答 用户指南 (简体中文)说明书用户手册.pdf
- 塑料件结构的设计规范.ppt VIP
原创力文档


文档评论(0)