基于FPGAPCM―FM遥测中频接收机设计与实现.docVIP

基于FPGAPCM―FM遥测中频接收机设计与实现.doc

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
基于FPGAPCM―FM遥测中频接收机设计与实现

基于FPGAPCM―FM遥测中频接收机设计与实现   摘要:本文设计实现了一款基于FPCJA的PCM-FM遥测中频接收机,在FPCJA中实现遥测信号解调、位同步、帧同步等功能,系统码速率、帧长、帧同步码可灵活设置。接收机硬件结构简单,主要包括FPCJA、ADC、电源转换芯片、USB接口芯片等常用器件,可单板实现,达到低成本、小型化设计要求。性能测试表明,中频接收机满足设计指标要求,目前该接收机已服务于多个项目。本文网络版地址:http:///article/274756.htm   关键词:遥测系统;中频接收机;位同步;帧同步;FPCJADOI:10.3969/j.issn.1005-5517.2015.5.016   PCM―FM遥测系统在航空、航天等领域得到广泛应用,国内外遥测厂家均致力于高码率、功能可扩展的遥测产品设计,多功能、通用化、小型化遥测接收系统应用需求越来越迫切,更小、更快、更灵活成为遥测接收技术的又一发展方向。随着数字技术的不断发展,尤其是FPGA技术的发展,遥测中频接收机小型化设计得以实现。本文设计了一款基于FPGA的PCM-FM遥测中频接收机,实现70MHz中频输入PCM-FM遥测信号的下变频、载波跟踪、解调、位同步、帧同步,并最终通过USB接口将数据传给计算机用以数据的存储及分析,接收机码速率、字长、帧长、帧同步码等均可由上位机软件通过USB接口进行设置,所有处理均在FPGA中完成,硬件电路仅由FPGA、AD、电源芯片、晶振等构成,可单板实现,达到小型化设计目的。   1 系统组成与工作原理   本文设计的PCM/FM遥测中频接收机原理框图如图1所示。   由图1可以看出,PCM/FM遥测中频接收机主要包括A/D采样、数字下变频、鉴频、位同步、帧同步及USB接口等功能模块。70MHz中频输入信号经40MHz带通采样送入FPGA进行处理,在FPGA中产生两路正交信号对A/D采样信号进行数字正交下变频生成基带I、Q信号,I、C信号分别进行低通滤波后送入鉴频模块,通过叉积鉴频完成解调得到PCM码流,按上位机事先设置的码速率、帧同步码、帧长、时间码等,依次完成PCM码流的位同步、帧同步、时间码合并,最后通过USB接口送入上位机进行遥测数据的存贮和处理。   2 系统详细设计   2.1 数字下变频与FM解调   数字下变频与FM解调模块主要包括数控振荡器(NCO)、鉴频器、环路滤波器的设计,数字控制振荡器(NCO)是数字下变频器(DDC)的重要组成部分,它的作用是产生正弦和余弦信号。正、余弦信号如(1)、(2)式所示:   式中,fz0为NCO频率;fs输入信号的采样频率。由于设计采用带通采样,信号频谱发生搬移。当fs=40MHz时,经过AD采样后,在10MHz、30MHz、70MHz等中心频率上都有所需的有用信号,本设计选择对中心频率为10MHz的有用信号进行混频,此时,fLo为10MHz。在FPGA实现时,采用查表法产生正、余弦信号,建立两个ROM表分别存储oo~90。的正、余弦量化值,通过频率控制字累加值的高两位判断当前的正、余弦值处于哪个象限,对查表输出值进行相应处理,最终得到正、余弦信号。余弦、正弦信号分别与AD采样输入混频得到I、Q基带信号,经低通FIR滤波器滤波后送入数字鉴频器‘3]。假设瞬时频率为f(f),瞬时相位为巾(t),同相分量为/(t),正交分量为Q(t),由:得到:对应的数字域表达式为:   数字鉴频模块的实现框图见图2,鉴频输出即为FM解调得到的PCM码流。   2.2 载波跟踪设计   在高动态应用环境下,遥测接收机需具备抗多普勒频偏的能力,本设计中,鉴频输出经过一阶锁频环得到频率修正值并反馈给NCO,锁频环结构框图见图3。指标要求中频接收机抗多普勒频偏能力为250kHz,所以在实现时,对超出250kHz的频偏按250kHz进行处理。   2.3 位同步设计   设计采用直接位同步法中的数字锁相环方法实现位同步器设计。在设计中利用数字锁相环来提取位同步信号:在接收端利用鉴相器比较接收码元和本地同步信号的相位,若两者相位不一致(超前或者滞后),鉴相器产生误差信号调整本地同步信号的相位,直至获得准确的位同步信息。位同步器主要由参考频率生成、同相正交积分环路、数字序列滤波器、分频器等几部分组成,其原理如图4所示。   本设计参考时钟为码速率的16倍,通过上位机设置接收机码速率时,参考时钟频率也相应得到设置,参考时钟的精度直接影响位同步器性能,因此,生成高质量的参考时钟是基本前提。在FPGA中采用查表法产生位同步参考时钟,原理与NCO生成一致,不再赘述,区别仅在于只取输出的符号位。   2.4 帧同步设计   位同步输出经过串/并转换后,与本地帧同步码

您可能关注的文档

文档评论(0)

bokegood + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档