人眼辨識於FPGA之初步研究.PDFVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
  人眼辨識於FPGA 之初步研究 Human Eyes Recognition by using FPGA Preliminary Results Yun-Rong Song, Ming-Yen Chen*,Han- Ying Yao, Jyun-Yi Liu 劉鈞毅, 姚翰穎, 宋昀融, 陳明彥* Department of Biomedical Engineering of Yuanpei University of Science and Technology 元培科技大學 生物醫學工程系 摘要 生物識別系統中,虹膜具有高獨特性、不易受到複製且不會因時間改變的特徵,因此近年 來是一熱門研究方向。然而,高解析度虹膜影像擷取需特殊裝備,因此吾人為了測試演算法正 確性,先以中國自動科學研究所 (CASIA)虹膜影像資料庫為基礎,設計以 MATLAB®為基礎 之“圖形使用者介面"(Graphic UserInterface, GUI)測試之。 本研究將簡化程式碼利用JTAG 上載至FPGA 核心,因此初期先以霍夫轉換(Hough transform)檢測邊界,再定位虹膜的瞳孔中心位置,並計算虹膜內外為相對座標、周長與面積 做為初步特徵值,同時利用相關性等統計方式提高辨識率。為了達成嵌入式系統設計,吾人將 此人眼辨識以“場域可程式化閘陣列"(FieldProgrammable Gate Array, FPGA) 實現之。 關鍵字:人眼辨識、 FPGA 、MATLAB 、影像處理 前言 生物辨識系統,主要是利用人體的生理特徵形個人身分的比對,通常可用於辨識身分的生 理特徵有人臉、虹膜、視網膜、掌紋、指紋等,其中虹膜由於不易受到複製且不會因時間而改 變,又不同人擁有相似虹膜的機率微乎其微,所以虹膜具有高度的唯一性和穩定性,非常適合 做為生物識別的特徵。 本研究初期是演算法測試為主,由於高解析度虹膜影像擷取需特殊裝備,因此先以中國自 動科學研究所 (CASIA)虹膜影像資料庫為基礎,設計以 MATLAB®為基礎之“圖形使用者介 面" (Graphic UserInterface, GUI)測試之。然而,虹膜辨識雖有其利基性,但是尚處於研究階段,     因此吾人初期是以人眼相關特徵參數作為偵測之目標,並且儘可能地簡化程式碼與判斷演算法 則,方便將來以 FPGA實現。 方法 演算法測試 如圖一所示,首先為載入人眼影像,接著霍夫變換(Hough Transform) ,由於霍夫變換具有 不受圖形旋轉的影響,因此圖像處理經常採用此方法識別幾何形狀,本研究主要是利用此方法 進行邊緣檢測。 點選以 MATLAB®為基礎設計之圖形使用者介面(如圖二) ,進行影像分析虹膜內緣與外緣 檢測,並計算瞳孔之中心之座標,虹膜內緣與外緣週長與面積,作為特徵值之依據。 圖一 . 演算法方塊圖 圖二 .人眼辨識系統圖形使用者介面。其中功能列"檔案"下拉式選單 有載入、清除、退出等功能。: Hough影像分析 中間可顯示介面為原始影像、內邊緣檢測、外邊緣檢測。 定位結果顯示- X和 Y 座標、半徑R 、圓周T FPGA測試     FPGA 流程圖(如圖三所示) ,本研究將採用Matlab®之 Simulink 與Xilinx DSP Tools中 System Generator開發軟體做為程式撰寫及模擬,將 Simulink®所寫程式直接轉譯後,或 ISE 界面 (如圖四(b)所示 )中 Verilog 等HDL語言除錯後,經由 JTAG可燒錄至 Xilinx Virtex-4 FPGA SX35(如圖四(a)所示 )

文档评论(0)

***** + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档