在图形编辑器里设计简单组合逻辑电路试验步骤.PPT

在图形编辑器里设计简单组合逻辑电路试验步骤.PPT

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
在图形编辑器里设计简单组合逻辑电路试验步骤

实验一 简单组合逻辑实验 一、实验目的: (1)熟悉软件使用,了解FPGA设计的过 程。 (2)用画电路图方法进行逻辑设计。 (3)了解QuartusⅡ软件的使用 二、实验内容: 在图形编辑器里设计简单组合逻辑电路。 三、实验步骤: 1、启动QuartusII建立工程; 2、画出电路逻辑图; 3、设置为当前工程文件,并编译; 4、建立波形仿真文件,并保存; 5、仿真; 6、管脚锁定; 7、编译; 8、器件下载。 四、实验要求: 1、画出电路图进行逻辑设计; 2、做出波形图并进行仿真验证; 3、器件下载,进行硬件验证,并作出真值表。 五、管脚分配: 注:将未使用的引脚设置为三态输入(一定要设置,否则可能会损坏芯片) * * * *

文档评论(0)

fengruiling + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档