- 12
- 0
- 约4.88万字
- 约 104页
- 2018-10-15 发布于浙江
- 举报
第五章 高密度可编程逻辑器件.pdf
第五章 CPLD 器件
PDF 文件使用 pdfFactory Pro 试用版本创建
复杂可编程逻辑器件(CPLD)
简单可编程逻辑器件(SPLD)存在的问题
SPLD 的阵列容量较小,不适合于实现规模较大的设计对
象。
SPLD片内触发器资源不足。不能适用于规模较大的时序
电路。
SPLD输入、输出控制不够完善,限制了芯片硬件资源
利用率和它与外部电路连接的灵活性。
SPLD编程下载必须将待编程芯片插入专用设备,使得编
程不够方便,设计人员企盼提供一种更加直接、不必拔插
待编程芯片就可下载的编程技术。
PDF 文件使用 pdfFactory Pro 试用版本创建
CPLD 主要特
• 在系统可编程,并可重复编程、擦除或配置数据。
2
• 采用多种存储器类型E PROM、FLASH和SRAM等,高(密
度、速度、可靠性),低功耗。
• 内部时间延迟固定、可预测,易消除冒险竞争。
• 有多级加密位,具有较好 保密性。
PDF 文件使用 pdfFactory Pro 试用版本创建
5.1 在系统可编程技术
5.1.1 在系统编程 基本原理
In-System Programming(ISP)在系统编程
ISP技术是一种串行编程技术。由五条线组成:数据输
出线SDO,数据输入线SDI,时钟线SCLK,模式控制线MODE,
使能线/EN。
当/EN=1时,器件处于正常工作状态;当/EN=0时,器件
所有输出口被设置成高阻态,因而隔绝了芯片与外电路的连
接,避免了被编程芯片与外电路 影响。
PDF 文件使用 pdfFactory Pro 试用版本创建
在系统编程器件有一个JTAG接口。
JTAG(Joint Test Action Group:联合测试行动组织)
是一种国际标准测试协议(IEEE 1149.1兼容)。
标准 JTAG接口是4线:TMS、TCK、TDI、TDO,分别
为模式选择、时钟、数据输入和数据输出线。
PDF 文件使用 pdfFactory Pro 试用版本创建
控制板实物图
CPLD CPLD AT89S52
EPM7128SLC JTAG口 ISP口
PDF 文件使用 pdfFactory Pro 试用版本创建
5.1.2 在系统编程方法
在系统可编程逻辑器件从编程元件上来说分为两类:
一类是非易失性元件 E2CMOS结构或快闪存储单元结构
的可编程逻辑器件;另一类是易失性元件 SRAM结构
FPGA器件。现场可编程FPGA器件和ISP-PLD都可以实现系
统重构。采用ISP-PLD器件通过ISP技术实现 系统重构
称为静态重构;由基于SRAM FPGA实现 系统重构称为
动态重构。
PDF 文件使用 pdfFactory Pro 试用版本创建
1.利用计算机接口和下载电缆对器件编程
连接电路如图5.1所示。
原创力文档

文档评论(0)