FPGA评测方法侧重于前端.docVIP

  1. 1、本文档共23页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
FPGA评测方法侧重于前端

ALDEC China PAGE 2 1 业内最优的完整的FPGA设计验证解决方案 ALDEC FPGA Verification Platform 由上海安戴信息技术有限公司(ALDEC China)提供 2009-02-11 ALDEC CHINA - PAGE 8 - 目 录 TOC \o 1-3 \h \z \u HYPERLINK \l _Toc222152808 1 前言 PAGEREF _Toc222152808 \h 3 HYPERLINK \l _Toc222152809 (1-1)FPGA设计验证遇到的挑战 PAGEREF _Toc222152809 \h 3 HYPERLINK \l _Toc222152815 (1-2)美国ALDEC公司简介 PAGEREF _Toc222152815 \h 4 HYPERLINK \l _Toc222152816 2 业内领先的完整的FPGA设计验证平台 PAGEREF _Toc222152816 \h 5 HYPERLINK \l _Toc222152817 2-1 高级Linting工具ALINT PAGEREF _Toc222152817 \h 7 HYPERLINK \l _Toc222152818 2-1-1 根据设计项目或者研发小组要求进行规则配置 PAGEREF _Toc222152818 \h 9 HYPERLINK \l _Toc222152819 2-1-2 根据配置的规则策略进行设计自动检查 PAGEREF _Toc222152819 \h 10 HYPERLINK \l _Toc222152820 2-1-3 分析检查报告结果,进行设计改进 PAGEREF _Toc222152820 \h 11 HYPERLINK \l _Toc222152821 2-2 Acitve-HDL业内最优的完整的FPGA的设计验证环境 PAGEREF _Toc222152821 \h 11 HYPERLINK \l _Toc222152822 2-2-1 Active-HDL是业内最通用和最完整的FPGA设计验证系统 ………………………………………………………….. PAGEREF _Toc222152822 \h 12 HYPERLINK \l _Toc222152823 2-2-2 Active-HDL的项目管理 PAGEREF _Toc222152823 \h 13 HYPERLINK \l _Toc222152824 2-2-3 Active-HDL的设计输入 PAGEREF _Toc222152824 \h 15 HYPERLINK \l _Toc222152825 2-2-4 完备的测试平台创建解决方案 PAGEREF _Toc222152825 \h 16 HYPERLINK \l _Toc222152826 2-2-5 Active-HDL的编译仿真和调试 PAGEREF _Toc222152826 \h 18 HYPERLINK \l _Toc222152827 2-2-6 其它功能 PAGEREF _Toc222152827 \h 20 HYPERLINK \l _Toc222152828 2-3 基于覆盖率分析等核心技术的设计评估系统 PAGEREF _Toc222152828 \h 21 1 前言 (1-1)FPGA设计验证遇到的挑战 现场可编程逻辑芯片(FPGA/CPLD)与ASIC芯片设计相比有其明显的特点,其产品优势集中体现在以下几个方面: 更快的面市时间 - 无需布线、掩模和其它制造步骤。 无 NRE(临时花费) - 与 ASIC 设计有关的成本 缩短了设计周期 - 由于软件可以处理很多布线、布局和实现问题。 更加可预测的项目周期 - 由于消除了可能的 re-spin、晶圆容量等。 现场可重编程能力 - 可以远程上传新的比特流。 而ASIC芯片设计,则在大容量生产时具有一定的成本优势及小型化等方面具有其相应的产品优势。 过去 FPGA 用于速度/复杂度/容量较低的设计,而今天的 FPGA 则可以轻松突破 500 MHz 的性能障碍。FPGA 能够以更低的价格实现无可比拟的逻辑密度增加和一大批其它特性(如嵌入式处理器、DSP 模块、时钟技术和高速串行),现已几乎成为任何设计的首选。 正因为如此,可编程逻辑器件(以下简称FPGA)在各行各业得到普遍的使用。?FPGA(现场可编程逻辑器件)产品的应用领域已经从原来的 HYPERLINK /trsweb/search.wct?channelid=3560 \t _blank 通信扩展到 HYPERLINK /trsweb

文档评论(0)

181****2553 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档