超高清帧率变换系统控制处理器的硬件实现与系统验证-电子与通信工程专业论文.docxVIP

  • 1
  • 0
  • 约6.47万字
  • 约 100页
  • 2018-11-28 发布于上海
  • 举报

超高清帧率变换系统控制处理器的硬件实现与系统验证-电子与通信工程专业论文.docx

超高清帧率变换系统控制处理器的硬件实现与系统验证-电子与通信工程专业论文

万方数据 万方数据 上海交通大学硕士学位论文 上海交通大学硕士学位论文 超高清帧率变换系统控制处理器的硬件实现与系统验证 摘 要 随着数字电视处理技术和集成电路技术的快速发展,数字电视已经 进入了超高清数字电视时代。近几年,为了提高视频观看质量,视频显 示设备的帧率得到很大的提升,往往达到 120Hz 以上。而由于传输带宽 的限制,超高清数字视频信号只能以较低的帧率传送,因此存在传输和 显示视频帧率不一致的问题,如果不采用有效的帧率转换算法提升视频 的帧率,则会直接导致显示图像出现拖影、停顿、模糊等现象。在本文 中重点研究超高清帧率变换实现技术,设计并实现了超高清帧率变换系 统中的核心模块:系统控制处理器,并基于 FPGA 平台,完成了超高清 帧率变换系统的硬件验证工作。 本文首先介绍了基于 3DRS 块匹配的超高清帧率上变换(UHD FRUC)算法架构,算法主要包括运动估计、矢量后处理和运动内插三 个部分。运动估计采用运动补偿的方法,估计出运动矢量,有效提升了 内插重建帧的效果。矢量后处理进一步处理运动估计矢量,解决图像块 内运动不匹配的问题,同时也能更进一步提升内插矢量的准确性。运动 内插负责产生内插重建帧。 接下来本文给出了超高清帧率上变换中的核心模块系统控制处理器 第 I 页 的架构和硬件实现方案。系统控制处理器包括数据控制功能和参数控制 功能。在数据控制功能上,通过采用块组的方法降低了系统的带宽需求 并且避免了时钟周期浪费,同时设计了 4 级流水线的处理方法有效完成 巨量视频数据处理任务。在参数控制上,通过对外的 APB 总线控制和 对内的参数总线完成整个系统的参数配置和管理。本文完成的系统控制 处理模块设计在 Cadence 软件平台上完成了电路综合和功能验证,通过 代码覆盖率分析等工具确保了模块验证的完整性,电路综合结果表明系 统控制模块可以满足 300MHz 的工作频率设计要求,同时在 65nm CMOS 工艺下模块面积为 0.138mm2。 最后本文搭建了 FPGA 视频硬件验证平台,基于此平台,设计并 完成了整个超高清帧率变换系统的硬件验证工作。 关键词: 超高清,帧率上变换,系统控制模块,流水线,FPGA 第 II 页 IMPLEMENTATION OF SYSTEM CONTROLLER MODULE AND SYSTEM VERIFICATION OF REAL-TIME UHD FRUC SYSTEM ABSTRACT The digital television industry has entered the UHD (Ultra High Definition) time with the rapid development of digital video process and integrated circuit technique. In recent years, the frame rate of UHD display device has reached 120Hz above in order to improve the video display effect.But UHD digital video can only be transmitted on low frame rate because of limited bandwidth, then unmatching problem in transimission frame rate and display frame rate is generatd. Without effective frame rate up conversion algorithm, the frame rate unmatching issue will result in ghost phenomenon and motion blur problem when displaying video. In this paper, we focus on System Controller Module which is the key module of UHD FRUC (Frame Rate Up Conversion) system and complete UHD FRUC System’s hardware verification work based on FPGA. At beginning, this paper introduces the UHD Frame Rate Up Conversion (UHD FRUC) algorithm structure based on 3DRS block

您可能关注的文档

文档评论(0)

1亿VIP精品文档

相关文档